首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 109 毫秒
1.
LMH4345串行/解串收发器的输出对准抖动仪30ps,最低输入抖动容限高达0.6UI。以其中内置的发送器为例,其输出抖动极低,远远超过SMPTE424M抖动标准,而内置的接收器则有极高的输入抖动容限,确保解串器顺利接收带有噪声的输入视频流。  相似文献   

2.
《今日电子》2008,(6):115-116
DS32ELX0421串行器及DS32ELX0124解串器可实现35ps的低峰峰值输出抖动、0.9UI的低输入抖动容限、以及10^(-15)的误码率(BER)。其数据串行速度可高达3.125Gb/s,适用于工业及医疗用成像系统、通信系统基建设备、商用显示器,测试和测量等系统。  相似文献   

3.
美国国家半导体公司宣布推出一系列全新FPD-LinkⅢ车用级串行/解串器芯片组DS90UB901Q与DS90UB902Q,这是可为辅助驾驶系统摄像机提供一条实时双向控制通道的串行/解串器。  相似文献   

4.
《电子与电脑》2010,(11):82-82
适用于汽车信息娱乐系统并具备内容保护功能美国国家半导体(NS)宣布推出业界首款具备高带宽数字内容保护(HDCP)功能,适用于汽车信息娱乐系统的串行/解串器芯片组。该FPD-LinkIII芯片组可在车内传送已加密的视频和音频内容,如播放分辨率高达720p的蓝光影片.让乘客在车中仿若置身家庭影院。  相似文献   

5.
Maxim Integrated Products推出高速LVDS串行器/解串器(SerDes)产品的新成员:MAx9263/MAx9265串行器和MAX9264解串器。吉比特多媒体串行链路(GMSL)芯片组提供可靠的宽带数字内容保护(HDCP),为通过直流平衡双绞线或差分线传输数字视频、  相似文献   

6.
LMH4345串行/解串收发器的输出对准抖动仅30ps,最低输入抖动容限高达0.6UI。此外,即使接收信号的眼图已关闭达70%,解串器也可将之锁定及解串。作为业界标准sDI接口的SMPTE424M专为传送无压缩1080p信号而制定,适用于3Gb/s的串行传输线,每秒可传送高达60个帧。  相似文献   

7.
Maxim推出高速LVDS串行器,解串器(SerDes)产品的新成员:MAX9263,MAX9265串行器和MAX9264解串器。芯片组支持所有HCDP协议,提供触摸屏接口,并省去了用于诊断的CAN/LIN总线。  相似文献   

8.
高速LVDS串行器/解串器(SerDes)芯片组MAX9257/MAX9258在汽车ECU和相机之间构建了一条完备的双向数字视频链路,专有的扩展频谱调制技术和可编程的串行数据速率特性,能够有效降低EMI,允许使用低成本的线缆和连接器。该芯片组适合标记识别、防撞装置、夜视摄像和航线出口等汽车相机应用。  相似文献   

9.
《电子与电脑》2011,(4):73-73
美国国家半导体公司(National Semiconductor)宣布推出一系列全新的时钟抖动滤除器,该系列产品拥有业界最低的相位噪声和均方根抖动性能:在12kHz与20MHz之间的均方根抖动只有111飞秒(fs);若输出频率为184MHz,锁相环的宽带噪声基底则只有-162dBc/Hz。对于无线和有线通信系统、测试和测量设备、医疗成像系统、  相似文献   

10.
德州仪器推出DS90UB913Q串行器与DS90UB914Q解串器,进一步壮大FPD.LinkⅢ汽车级芯片组产品阵营。该串行器/解串器芯片组可为驾驶员百万像素辅助摄像模块提供精密的视频及数据接口,无软件开销,线路更少,可降低功耗、成本,减轻重量。  相似文献   

11.
《今日电子》2010,(12):62-62
FPD-Link III串行/解串器芯片组由DS90UH925Q串行器和HDS90UH926Q解串器组成。两款芯片均可通过一条双绞线电缆同时传送数字视频、音频和双向I^2C控制信号,而采用的接口技术符合Digital Content Protection(DCP)LLC制定的高带宽数字内容保护(HDCP)接口协议的有关规定。  相似文献   

12.
简介 随着数据速率的提高,时钟抖动分析的需求也在与日俱增。在高速串行数据链路中,时钟抖动会影响发射机、传输线和接收机的数据抖动。保证时钟质量的测量也在不断发展。目前的重点是针对比特误码率,在时钟性能和系统性能之间建立直接联系。本文将探讨参考时钟的作用和时钟抖动对数据抖动的影响,并讨论在E5052B信号源分析仪(SSA)上运行的Agilent E5001A精确时钟抖动分析应用软件所配备的全新测量技术。  相似文献   

13.
金莉萍 《有线电视技术》2010,17(3):38-46,71
系统总抖动TJ(BER)是限制串行数字系统性能的重要因素,其研究价值在于维护系统良好BER。本文以抖动分类开篇。阐述TJ(BER)评价方法,串扰、时钟恢复和时钟抖动对TJ(BER)的影响及降低影响的方法。  相似文献   

14.
Maxim Integrated Products推出高速LVDS串行器/解串器(SerDes)系列产品的最新成员:MAX9257/MAX9258 SerDes芯片组。该芯片组在汽车ECU和相机之间构建了一条完备的双向数字视频链路,通过一条直流均衡的双绞线或差分线缆进行通信,能够简化设计、降低系统成本。芯片组无需外部CAN或LIN接口,在帧到帧的基础上通过UART/I^2C控制通道设置相机,  相似文献   

15.
美国国家半导体公司推出两款全新的高速模拟接口芯片,串行器SCAN921025H,解串器SCAN921226H。这款器件可以输出10位数字数据,而且可以利用底板或电缆的点至点差分互连线路将数据传送出去,操作频率甚至可达20至80MHz。此外,这款串行/解串器芯片组可以在125℃的恶劣应用环境中操作。  相似文献   

16.
抖动已成为现今高速串行通信系统中的一个极为关键的因素。基于时间延迟相关(Time Lag Correlate,TLC)的抖动分解算法能够分离抖动成分并估算抖动大小,但存在算法不稳定、估算结果误差较大以及运算耗时等不足。在TLC算法的基础上,结合FFT算法和滤波去噪处理方法,本文提出了一种改进的TLC算法。实验仿真结果验证改进方法能够有效地提高TLC抖动分解算法的精确性和时效性。  相似文献   

17.
1引言 随着数据速率的提高,时钟抖动分析的需求也在与日俱增。在高速串行数据链路中,时钟抖动会影响发射机、传输线和接收机的数据抖动。保证时钟质量的测量也在不断发展。目前的重点是针对比特误码率,在时钟性能和系统性能之间建立直接联系。本文将探讨参考时钟的作用和时钟抖动对数据抖动的影响,并讨论在E5052B信号源分析仪(SSA)上运行的Agilent E5001A精确时钟抖动分析应用软件所配备的全新测量技术,  相似文献   

18.
2005年10月26日,NS宣布推出一款全新的高速低电压差分信号传输(LVDS)串行/解串器芯片组,其优点是可以利用一条差分双扭线电缆(即两条导线)将24位数据串行一起,然后传送到平面显示器。由于这款串行/解串器芯片组可以缩小数据路径,因此可以减少印刷电路板层数和引脚数目,而且也确保系统可以采用较细小的电缆和连接器。DS90C241/124芯片组适用于多种不同的设备,包括汽车导航系统和后座信息娱乐系统互联业首款四组宽带噪音消除器-NX2400。NX2400是一款超大规模集成电路(VLSI)模拟设备,整合了四组宽带自适应均衡器和Quellan的8个信道仿真…  相似文献   

19.
随着数据速率的提高.时钟抖动分析的需求也在与日俱增。在高速串行数据链路中.时钟抖动会影响发射机、传输线和接收机的数据抖动。保证时钟质量的测量也在不断发展。目前的重点是针对比特误码率.在时钟性能和系统性能之间建立直接联系。我们将探讨参考时钟的作用和时钟抖动对数据抖动的影响.  相似文献   

20.
高级抖动溯源分析方法   总被引:2,自引:0,他引:2  
孙灯亮 《电子质量》2010,(1):14-15,21
抖动是数字系统的信号完整性测试的核心内容之一,是时钟和串行信号的最重要测量参数(注:并行总线的最重要测量参数是建立时间和保持时间)。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号