共查询到17条相似文献,搜索用时 78 毫秒
1.
基于DSP和FPGA的实时信号处理系统设计 总被引:3,自引:0,他引:3
提出了一种实时信号采集和处理系统的设计方案,该方案以高性能数字信号处理器ADSP21062为核心器件,结合大规模复杂可编程逻辑器件(FPGA)对实时信号进行采集和处理.实际的使用证明,这种设计方法可以满足采集量大,运算复杂,实时要求性很高的应用系统. 相似文献
2.
3.
4.
信号发生器在工业测试领域有这非常广泛的应用,传统的信号发生器存在频率不高,稳定性较差等问题。本文使用FPGA实现了产生可控频率的正弦波方波的信号发生器。通过改变时钟可实现对波形频率的选择,通过ROM表实现多种波形的存储,给出了DA转换交放电路,Verilog程序,实验仿真结果,表明本文提出的方法可行,可操控性强,成本低,编程方便,能够产生较高的频率,稳定性大大加强。 相似文献
5.
6.
基于DSP和FPGA的信号处理平台 总被引:1,自引:0,他引:1
本文介绍了一种基于DSP和FPGA高速数字信号处理平台的实现方案,重点研究了试验平台的硬件实现结构软件实现结构以及不同模式之间的切换充分体现了软件无线电系统的灵活性.开放性和兼容性的特点。 相似文献
7.
8.
针对交流永磁同步电机驱动的大型望远镜的高精度、低速平稳运行问题,研制了一套基于浮点数字信号处理器(DSP)和现场可编程逻辑门阵列(FPGA)的驱动控制器。该控制器以DSP 作为主控制器,FPGA 作为协控制器,主控制器完成控制算法、接受指令等功能,协控制器实现PWM 产生、电流采集、速度检测等功能。根据永磁同步电机矢量控制原理建立了永磁同步电机的数学模型,进行了永磁同步电机控制器的硬件设计;在硬件设计的基础上,采用自适应PI 对望远镜的低速控制性能进行了研究。实验结果表明:当望远镜以32.4 ()/s 匀速运行时,速度波动范围为0.648 ()/s;当对望远镜做最大速度为1()/s,最大加速度为1()/s2 的正弦引导时,最大引导误差为9.72 ,引导误差RMS 值为3.24 ;该驱动控制系统能够实现望远镜的低速平稳运行,满足大型望远镜伺服控制系统的性能要求。 相似文献
9.
10.
设计了一个基于FPGA的高速、高性能的高斯随机数发生器。首先简要介绍了以前的一些算法并指出其不足之处。然后阐明了本文的算法:对均匀随机数进行高效的变换以生成非常接近高斯分布的随机数,再依据中心极限定理把两个上述随机数相加得到高斯随机数。算法所需的运算只有RAM的读操作与乘法、加法运算。分析了算法的性能并与其他算法做了对比,证明了本文算法的高效性。最后给出了FPGA实现的系统结构,并分析了所需的硬件资源。 相似文献
11.
12.
HDLC(高级数据链路控制)采用软件编程与FPGA共同实现的方法具有灵活,速度快,特别适合于DSP+FPGA的数字硬件平台的接口设计. 相似文献
13.
基于DSP Builder的AM信号发生器的设计 总被引:1,自引:0,他引:1
系统采用DDS技术,利用Matlab/DSP Builder建立AM信号发生器模型,并在DSP Builder平台上完成系统的编译与仿真,经验证该系统可以实现调幅功能。最后用ALTERA公司的cyclone系列的FPGA芯片EP2C35F484C6实现AM信号发生器。 相似文献
14.
15.
本文介绍了一种高速数字信号处理平台的实现方案,主要是基于FPGA DSP的结构来实现高速数字信号处理.该方案采用先进的FPGA和DSP芯片,借鉴了软件无线电的思想,通过DSP芯片对FPGA芯片的动态配置来实现具有通用性、可扩充性的硬件平台,并对其硬件结构和软件工作流程进行了阐述. 相似文献
16.
17.
在大屏幕信息综合化显示上,显示信息量和LCD像素点的增加要求系统具有很强的数据处理能力。为满足电子全姿态指引仪(EADI)对显示画面实时性的要求,采用了DSP+FPGA主协处理器结构,根据EADI图形轮廓生成与区域填充算法的特点,对应用于硬件平台上的图形处理算法进行了设计与验证。同时针对系统的大数据量数据传输,使用DSP的主机接口(HPI)与FPGA直接连接,由FPGA内部Block RAM实现数据缓冲的方法,实现了大数据的快速传输。 相似文献