共查询到17条相似文献,搜索用时 67 毫秒
1.
2.
随着FPGA的广泛应用,其实现的功能也越来越多,FPGA的动态重构设计就显得愈发重要。在分析Xilinx VertexⅡPro系列FPGA配置流程、时序要求的基础上,设计了基于CPLD的FPGA快速动态重构方案,实现了同一硬件平台下多个FPGA设计版本的在线动态配置和功能重构,该技术已在工程中成功应用。 相似文献
3.
从传统的现场可编程门阵列(FPGA)配置方法入手,重点介绍了通过复杂可编程逻辑器件设备(CPLD)和片外Flash实现FPGA配置的方法,并给出了系统设计方案、硬件框图和软件流程图。 相似文献
4.
利用CPLD实现FPGA的快速加载 总被引:1,自引:0,他引:1
基于SRAM的FPGA由于其可编程、可升级的特性,被广泛应用于现代通信系统中。由于其易失性,每次上电后都需要重新对FPGA进行加载。随着通信系统复杂度的提高,FPGA配置文件越来越大,加栽时间越来越长,严重影响系统的启动时间。为了提高FPGA的加栽效率,在此提出一种通过CPLD进行FPGA串行加载的方案。通过验证,该方法既能能提高FPGA加栽效率,又能节省CPU和FPGA的GIPO管脚,降低系统启动时间,非常适用于现代复杂通信系统。 相似文献
5.
在当今复杂数字电路设计中,大多采用以"嵌入式微控制器 FPGA"为核心的体系结构.提出了一种对现有传统FPGA配置方案硬件电路稍做调整并增加部分软件功能,即可实现FPGA动态配置的方案.该方案的可行性和实用性已在实际系统中得到验证. 相似文献
6.
7.
8.
分析了Xilinx的Vertex Ⅱ Pro系列FPGA的配置流程和时序要求,以及Xitinx的在系统可编程PROM芯片XCF32P的内部结构和功能特点,介绍了在同一硬件平台下用XCP32P对FPGA不同的软件版本实现动态加载的设计方法及应用。 相似文献
9.
介绍采用AT89S2051单片机配合串行E^2PROM存储器,实现CPLD/FPGA器件的被动串行模式的下载配置,阐述了其原理及软硬件设计。 相似文献
10.
11.
12.
用CPLD实现安全可靠的FPGA加密设计 总被引:2,自引:0,他引:2
基于SRAM(静态随机存储器)工艺的FPGA即现场可编程门阵列(Field Programmable Gate Array),每次上电时都需要重新配置.为了防止上电时数据流被非法克隆,CPLD和FPGA内都有一个相同的伪随机码发生器,可以利用CPLD产生伪随机码来加密FPGA.上电配置完时,FPGA处于等待状态,且不能正常工作,此时两个伪随机序列握手比较,相同时,使FPGA工作,否则停止工作.通过对Gollman算法的研究,能达到很好的加密效果,保证了开发者的知识产权不受侵害,在现代电子、通讯等领域得到了广泛的应用. 相似文献
13.
14.
15.
本文介绍利用可编程器件CPLD实现计算机异步速率(57.6k、230.4K、460.8k等)向相邻标准速率(64k、256k、512k等)变换的原理及设计方法,为实现PC机异步数据与同步设备相连接提供了一种简易的实现方法。 相似文献
16.
FPGA/CPLD结构分析 总被引:6,自引:0,他引:6
对FPGA和CPLD进行了比较,并分别对FPGA/CPLD的基本逻辑单元,连线资源和整体结构进行了分析,最后,总结了FPGA/CPLD的发展方向,并提出了发展适合实现MCU的专用FPGA结构和相应CAD工具的想法。 相似文献