首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 125 毫秒
1.
本文对利用FPGA实现嵌入式软核以及Nios II软核系统等进行了简要介绍,对其内部互联Avalon总线开展了详细分析,同时结合工作需求,开展了基于Avalon总线的自定义UART模块设计及IP定制工作,通过实际接口功能测试,结果表明利用Nios II软核系统及自定义UART模块定制IP的方式,可以使得软核系统设计更为紧凑,模块复用更为方便,同时还可避免视图混乱,提高工作效率.  相似文献   

2.
梁旭  凌朝东 《通信技术》2011,(11):109-110,115
针对SOPC Builder系统没有提供TRDB-LTM液晶模块驱动的问题,提出了一种基于Avalon总线的TRDB-LTM控制器IP核设计,并构建了基于NiosII嵌入式处理器的片上系统。整个系统在Altera公司的DE2-70板上实现与验证。实验表明该IP核可显示多种图形、图像、文字,并可实现动画效果,具有一定的实用价值。设计采用Avalon总线多主控的方式来提高数据的传输效率,减少系统资源的消耗。  相似文献   

3.
刘洪朋  葛广英 《电子科技》2011,24(12):66-68
根据Nios Ⅱ处理器的Avalon总线规范,设计了一款面向步进电机的控制器IP核。该定制IP核采用软、硬件协同设计的方法,功能符合Avalon总线的读写传输时序,具有完备的步进电机驱动能力。仿真结果表明,该IP核具有很好的可重用性,利于开源共享提高开发效率  相似文献   

4.
为实现TFT-LCD显示控制器的SOPC-IP设计,选择FPGA-EP4CE6F17C8作为设计验证平台,采用verilog语言,针对全彩AT070TN84TFT-LCD,由Nios II软核处理器、SDRAM控制器、JTAG UART、LCD控制器、Avalon总线等组成TFT-LCD控制器。以Nios II软核处理器为核心,各IP核(如SDRAM控制器、TFT-LCD控制器等)通过Avalon总线相连接到Nios II上,并通过Avalon总线接口模块、DMA模块、FIFO模块和时序产生模块完成了TFT-LCD控制器IP核设计,实现800×480分辨率,16bit颜色深度的彩色图形显示控制。显示实验运行稳定,图像清晰,色彩丰富,无闪屏、错行等现象,视觉效果良好,设计具有良好的可配置性、复用性和移植性。实践证明该设计行之有效。文中给出了控制器的设计原理、实现方法、仿真与实验过程的同时,重点讲述与控制器IP核相关的各设计环节。  相似文献   

5.
基于Avalon总线TLC5628自定义IP核的开发   总被引:1,自引:0,他引:1  
简要介绍SoPC及Avalon总线,详细阐述基于Avalon总线TLC5628自定义IP核的开发流程.在软硬件设计通过测试后利用SoPC Builder提供的"元件编辑器"进行TLC5628自定义IP核的封装和发布.TLC5628自定义IP核的开发及发布对其他用户在使用TLC5628进行项目开发时能明显缩短研发周期、降低工作强度.此外,对开发较复杂的IP核具有一定的借鉴作用.  相似文献   

6.
可配置的TFT-LCD控制器IP核的设计   总被引:1,自引:0,他引:1  
设计实现了一种基于Avalon总线的,显示分辨率和像素深度均可配置的TFT-LCD控制器IP核.根据自顶向下的设计思想,将IP 核进行层次功能划分设计,采用Verilog 硬件描述语言实现该控制器以及它的外围逻辑时序的全部功能.并对IP 核进行仿真验证,最后加入到Nios II系统中,该IP 核经测试效果良好.  相似文献   

7.
雷松华  郑铿 《电子世界》2014,(2):119-120
对触点位置坐标识别与输入是触摸液晶屏的重要功能。由于SOPC Builder系统没有提供TRDB-LTM触摸屏的驱动,因而提出了一种基于Avalon总线的TRDB-LTM触控IP核的设计方法。实现TRDB-LTM触控屏触碰位置坐标的准确录入。给出系统硬、软件设计过程。经测试,所设计的IP核能够准确快速的识别触碰位置坐标,工作稳定可靠。  相似文献   

8.
随着IC制造技术的革新,基于IP核复用的片上系统设计日益成熟并得到广泛应用。为进一步标准化IP核间的互连规范,提高开发效率,各厂家和组织积极从事片上系统总线标准的制定工作,其中应用较为广泛的有ABMA总线、CoreConnect总线、Avalon总线及Wishbone总线。本文对以上总线标准的特性、系统组成和应用范围做了详细分析,展望了其发展前景。  相似文献   

9.
本文基于ALTERA公司的Nios软核+可编程资源FPGA的SOPC平台设计了一个边界扫描控制器IP核。该控制器基于Allera的SOPC系统及Avalon总线规范,完成自定了边界扫描控制核的设计方案及设计流程,通过SOPC中的Avalon总线接口,该控制器产生符合IEEE1149.1标准的边界扪描测试系统,能实现各种边界扫描测试。提高了系统设计的灵活性,加速了边界扫描测试效率。仿真及实验结果表明,该设计能够完成有效高速的边界扫描测试。  相似文献   

10.
介绍了Altera公司的可编程片上系统(SOPC)以及Avalon总线的概念,研究了基于SOPC系统的片内总线型外设共用Avalon总线的设计方法,实现了外设共享Avalon总线的电路设计,并对所设计的总线接口的功能进行了验证。验证结果表明Avalon总线功能强大,为用户提供了非常友好的接口,使得系统搭建中的一些细节问题得到屏蔽,大大减轻了系统搭建的工作量。  相似文献   

11.
设计基于SOPC嵌入式系统的UARTIP核,依据UART协议,采用VerilogHDL进行各模块设计,使用ModelSim、QuartusII作仿真验证及综合,结果表明该UARTIP核功能正确,稳定可靠。根据Avalon总线接口协议实现UART在系统总线上的挂栽,建立SOPC嵌入式硬件系统,进行UARTIP核驱动开发。利用超级终端实现嵌入式系统与上位机之间的通信,并成功移植uClinux操作系统,实现对嵌入式系统的高级控制。  相似文献   

12.
朱艳菊  骆扬 《电声技术》2010,34(7):34-36,40
提出了一种基于NiosII的音乐播放系统,主要实现通过对在SD卡存放的音频文件的读取操作,经过Avalon总线送至音频DAC电路播放音频文件。本设计基于SOPC技术,使用NiosII软核处理器实现,包括软硬件设计两个主要部分。硬件部分主要负责对WM8731和SD卡的ip核编写及调试以使其能挂在总线上,使硬件实现其功能。软件部分主要负责对SD卡按其时序进行音频文件的读取操作。  相似文献   

13.
为实现基于Nios Ⅱ图像识别系统的软硬件协同图像识别,基于可编程片上系统(SOPC)最新技术,结合图像识别系统的设计原理,给出了该系统中Avalon总线外设数据采集控制器的设计方法。该方法解决了系统中硬件和软件对同步动态随机存储器(SDRAM)访问冲突的问题,从而达到了软硬件协同处理图像的目的,对图像处理的速度和灵活性都有改进。实际操作表明该方法亦适用于其他存在同类问题的系统中。  相似文献   

14.
NiosⅡ系统Avalon总线PWM设计   总被引:1,自引:1,他引:0  
在NiosⅡ系统设计中,SoPC Builder开发环境提供许多常用的设备模型,供开发者在系统中添加和调用。而对于其他新设备设计人员可以按照Avalon总线规范将设备驱动程序集成到SoPC Builder的硬件抽象层中,同样可以加载使用,方便了用户开发一个自定制的片上系统。介绍NiosⅡ嵌入式系统内集成Avalon总线的PWM从外设,将PWM应用在嵌入式智能小车监控系统。  相似文献   

15.
李欢  王景存 《现代电子技术》2011,34(4):23-25,28
介绍Altera公司提出的SoPC技术,根据SoPC系统Avalon总线规范,设计一种同时包含Master和Slave端口的SD卡读写控制器,无需CPU的干预,并且支持中断,大大提高了SD卡的读/写速度。该设计的核心部分为SD卡读/写时序控制以及Avalon-MM总线与NiosⅡ的接口部分。该控制器在友晶科技DE2开发平台上验证通过,实现了大数据量的快速存取,满足了一般消费类电子需求,具有较大的应用前景。  相似文献   

16.
介绍了基于可编程片上系统(system on programmable chip,SOPC)技术的图像处理系统的软硬件设计,创建了CMOS图像传感器控制器IP核和VGA显示控制器IP核,实现了图像的采集和显示,并由NiosⅡ软核实现了基于Sobel算子的图像边缘检测算法。采用此系统不仅可以获得良好的实时性,还能大大简化...  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号