共查询到20条相似文献,搜索用时 31 毫秒
1.
2.
3.
4.
5.
通过计算沟道电场的分布,研究了受主陷阱对AlGaN/GaN HEMT器件击穿特性的影响.研究发现,有受主陷阱的条件下,漏端出现电场峰值,栅端电场峰值被大幅度削减.当Vg=0 V,Vd=60 V,受主陷阱浓度NA=1×10(17)cm-3时,栅端电场峰值与不加受主陷阱时相比可下降到56%.受陷阱电荷影响,当击穿电压大于某个电压时,漏端电场峰值超过栅端电场峰值,此时,击穿发生在漏端.该仿真结果修正了HEMT击穿总发生在栅端边缘处的传统看法. 相似文献
6.
提出与CMOS工艺兼容的薄型双漂移区(TD)高压器件新结构.通过表面注入掺杂浓度较高的N-薄层,形成不同电阻率的双漂移区结构,改变漂移区电流线分布,降低导通电阻;沟道区下方采用P离子注入埋层来减小沟道区等位线曲率,在表面引入新的电场峰,改善横向表面电场分布,提高器件击穿电压.结果表明:TD LDMOS较常规结构击穿电压提高16%,导通电阻下降31%. 相似文献
7.
8.
9.
10.
提出了一种能带调制模型,通过在异质结界面处引入负离子电荷(如氟离子)调制异质结处的局部能带分布,实现了对异质结界面处的高密度2DEG的改变。基于能带调制模型,提出了一种复合调制沟道AlGaN/GaNHFET器件。通过在增强型沟道调制区和RESURF调制区分别引入不同剂量的负离子,不仅实现了增强型器件,而且可以降低尖峰电场,优化异质结电场分布,提高器件击穿电压。通过器件仿真软件对其器件工作原理进行了模拟分析,并通过实验结果表明,其器件品质因子FOM由传统器件的4.8MW.cm-2提高到26.7MW.cm-2。 相似文献
11.
针对氮化镓高电子迁移率晶体管(GaN HEMT)沟道温度过高导致器件性能下降的问题,提出一种降低GaN HEMT沟道温度的新结构,通过优化沟道电场来降低沟道温度.该结构采用混合势垒层设计,将栅极下方的势垒层分为两层,上层采用AlN,下层采用重掺杂的AlGaN;此外,该结构还使用场板;为了更好的散热,该结构采用热导率更高的AlN代替传统的Si3N4作为器件的钝化层.场板和混合势垒层有利于改善沟道电场,降低器件沟道温度.仿真结果表明,相比于传统结构,新结构的沟道温度分布更加均匀,温度峰值下降47 K.此外,新结构的击穿电压提高50%,输出特性也得到了改善. 相似文献
12.
13.
功率UMOS结构相对于功率VDMOS结构的电压限制,通过对源漏沟道区掺杂不均匀的器件进行二维和两种载流子的数值模拟进行了比较;还对两种器件表面和体内的电场分布进行了比较;预估了UMOS由Si/SiO_2界面附近高电场强度引起的碰撞电离所导致的击穿电压下降现象。 相似文献
14.
《固体电子学研究与进展》2013,(5)
借助于SILVACO TCAD仿真工具,研究了高压LDMOS电流准饱和效应(Quasi-saturation effect)的形成原因。通过分析不同栅极电压下漂移区的耗尽情况以及沟道与漂移区电势、电场和载流子漂移速度的分布变化,认为当栅压较低时,LDMOS的本征MOSFET工作在饱和区,栅压对源漏电流的钳制明显,此时沟道载流子速度饱和;而在大栅压下,随着沟道导电能力的增加以及漂移区两端承载的电压的增大,本征MOSFET两端压降迅速降低,器件不能稳定地工作在饱和区而进入线性工作区,此时沟道中的载流子速度不饱和。LDMOS器件的源漏电流的增大主要受漂移区影响,栅压逐渐失去对器件电流的控制,此时增大栅压LDMOS器件的源漏电流变化很少,形成源漏电流的准饱和效应。最后,从器件工作过程对电流与栅压的关系进行了理论分析,并从理论结果对电流准饱和效应进行了深入分析。 相似文献
15.
16.
17.
18.
19.
邵宏月张明兰王影影 《固体电子学研究与进展》2018,(4):244-250
用Silvaco的ATLAS软件仿真研究了场板结构对AlGaN/GaN高电子迁移率晶体管(HEMT)的温度场分布的影响,分析了场板结构影响器件温度场分布的可能因素。模拟结果表明,加入场板结构后,器件沟道二维电子气浓度减小,电场分布发生变化,器件栅极漏侧边缘处的沟道峰值温度降低。加入栅场板和源场板结构后,场板边缘处都有一个新的温度峰值出现,器件的沟道温度峰值在加入单层和双层栅场板及源场板后由511K分别下降到487、468和484K,这种降低作用会随着栅场板层数的增加而有所增强。仿真结果说明场板结构通过改变AlGaN/GaN HEMT器件沟道载流子浓度和电场分布,影响器件内部的温度场分布。优化器件的场板结构是提高AlGaN/GaN HEMT的可靠性有效途径之一。 相似文献
20.
多晶硅超薄沟道薄膜晶体管研制 总被引:1,自引:1,他引:0
提出了一种新结构的低温多晶硅薄膜晶体管 ( poly- Si TFT) .该 poly- Si TFT由一超薄的沟道区和厚的源漏区组成 .超薄沟道区可有效降低沟道内陷阱密度 ,而厚源漏区能保证良好的源漏接触和低的寄生电阻 .沟道区和源漏区通过一低掺杂的交叠区相连接 .该交叠区使得在较高偏置时 ,靠近漏端的沟道区电力线能充分发散 ,导致电场峰值显著降低 .模拟结果显示该TFT漏电场峰值仅是常规 TFT的一半 .实验结果表明该 TFT能获得好的电流饱和特性和高的击穿电压 .而且 ,与常规器件相比 ,该 TFT的通态电流增加了两倍 ,而最小关态电流减少了3.5倍 . 相似文献