首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
一种高效的宽带数字信道化接收方法   总被引:2,自引:1,他引:2  
宽带雷达对抗侦察数字接收机具有较宽的瞬时频率覆盖特性和较高的截获概率,并能处理同时到达的多个信号。多相滤波信道化接收机是实现宽带接收的一种方法,其抽取运算在滤波运算之前,运算量小,输出速率低,便于后续处理,是一种高效结构。给出了多相滤波信道化数字接收机的基本原理和实现方法,采用重叠一半多相滤波信道化数字接收机能够有效消除接收盲区,实现全概率接收并消除虚假输出,通过仿真试验证明了其有效性。  相似文献   

2.
宽带数字信道化接收机的FPGA实现   总被引:1,自引:0,他引:1  
陈涛  岳玮 《电子设计工程》2011,19(3):166-170
为解决现代电子战对接收机处理带宽宽、灵敏度高及实时性处理的要求,提出一种数字信道化接收机的设计方法。在推导高效信道化接收机模型的基础上,采用多相滤波器结构实现的数字信道化接收机。该接收机利用超高速A/D对数据进行高速采样,然后由高性能FPGA进行数据抽取、多相滤波、CORDIC算法等信道化实时处理。为了提高实时性,采用并行IFFT实现。该信道化接收机不仅能稳定输出载频及相位信息,还能处理三路同时到达的不同信号。实际的性能测试结果表明该接收机的功能正确并达到预定指标。  相似文献   

3.
多相滤波宽带信道化数字接收机   总被引:5,自引:0,他引:5  
宽带雷达电子战数字接收机是当前国内外研究的重点,信道化接收机能够处理同时到达的多个信号并有较高的截获概率。多相滤波信道化接收机运算量小且易于实现。为克服因D倍抽取而产生的多相滤波信道化数字接收机的接收盲区,引入了重叠一半的多相滤波信道化数字接收机。利用瞬时自相关接收机,可在消除信道化接收机虚假输出的同时提高信道化接收机的测频精度。文中给出了上述数字接收机的实现方法,并通过仿真实验证明了以上结论的有效性。  相似文献   

4.
本文讨论了软件化电子战侦察接收机多信号处理问题。使用多相滤波的宽带数字化接收设计技术,可以提高接收机的实时处理能力,提高全概率截获能力。本文讨论基于多相滤波的信道化接收机的基本原理及实现方案,给出了基于FPGA的数字信道化接收机的实现方法,实验结果证明了该方法是有效的。  相似文献   

5.
庞少龙  马志刚  吴子贤 《电子科技》2013,26(9):106-109,112
数字下变频器是软件无线电宽带数字接收机的核心组成部分,经典的数字下变频结构难以实现高速率的混频与滤波,因此针对软件无线电系统小型化和低功耗的要求,提出一种新型的宽带数字接收机中数字下变频器的设计与FPGA实现方法,该方法采用基于多相滤波正交化处理从而实现数字接收机。文中分析了其设计原理以及FPGA实现,测试结果表明,设计具有良好的可扩展性和灵活性。  相似文献   

6.
侯聪 《电讯技术》2012,52(8):1345-1348
以多相滤波为基础,结合均匀滤波器组,采用50%重叠的子信道划分,提出了一种数字信道化实现方法,解决了高速实时处理与FPGA处理速度之间的矛盾,克服了信道化接收机的接收盲区.基于FPGA,提出了短波宽带数字信道化的设计思路和实现方法.仿真结果表明,该设计有较强的实用性和通用性.  相似文献   

7.
接收机     
0620344基于FPGA的数字信道化接收机的研究及实现[刊,中]/马亮//信息技术与信息化.-2006,(2).-40-42 (D)本文讨论了软件化电子战侦察接收机多信号处理问题。使用多相滤波的宽带数字化接收设计技术,可以提高接收机的实时处理能力,提高全概率截获能力。本文讨论基于多相滤波的信道化接收机的基本原理及实现方案,给出了基于FPGA的数字信道化接收机的实现方法,实验结果证明了该方法是有效的。参6  相似文献   

8.
分析了基于实信号处理的宽带数字信道化接收机原理以及具体的FPGA实现方案.通过改进已有模型,搭建一种更适合硬件实现的数字信道化模型.较好地解决了宽带数字信号实时处理、信道化接收机中邻近信道混叠等问题.系统仿真结果验证了模型的有效性和可行性.  相似文献   

9.
宽带数字下变频(DDC)和重采样处理可应用于成像雷达和电子对抗宽带侦查等领域的新型宽带数字接收机设计中,讨论了基于多相滤波结构的宽带DDC和重采样滤波处理的高效实现方式,并通过一个设计实例进行Matlab仿真和FPGA实现,给出了仿真和实现结果,该方法可应用于当前新型宽带数字接收机宽带数字解调设计。  相似文献   

10.
基于多相滤波的数字接收机的FPGA实现   总被引:1,自引:1,他引:0  
给出了一种基于多相滤波的数字信道化接收机的实现方法,系统的处理带宽为875MHz,解决了高速ADC与FPGA处理速度之间的矛盾。为了克服信道化接收机的接收盲区,采用信道重叠的方法,连续覆盖瞬时带宽。在信道化处理后接测频模块,可以消除虚假信号的输出和提高测频精度。整个接收机在单片FPGA中实现,能够检测同时到达的两个信号,并实时输出脉冲描述字(PDW),经FPGA时序仿真结果验证了算法模型的正确性和有效性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号