共查询到19条相似文献,搜索用时 125 毫秒
1.
文章设计了一款基于开源IP核的SoC视频解码平台,该平台中使用的IP均经过了CQIP系统的严格评测,并在Xilinx公司的FPGA上进行了验证,实验结果证明该系统具有良好的实时性和较低的功耗,非常适合于便携式设备。 相似文献
2.
3.
4.
针对片上系统(SoC)开发周期较长和现场可编程门阵列(FPGA)可重用的特点,设计了基于ARM7TDMI处理器核的SoC的百万门级FPGA验证平台。介绍了怎样设计平台并利用该平台进行IP核验证、底层硬件驱动和实时操作系统及高层应用软件的验证。使用该平台能够基本验证SoC系统的设计,并加快SoC系统的开发。整个系统原理清晰,结构简单,扩展灵活、方便。 相似文献
5.
6.
7.
实时视频采集、存储和处理,已在各领域得到广泛应用。文中介绍了基于FPGA的视频采集系统设计的总体框架,并阐述了其中的设计流程,利用混沌信号对数据进行加密提高视频数据的安全性。在DE2平台下验证实,文中设计的FPGA视频采集系统完成了对实时视频进行混沌加密,实验结果表明,设计达到了初定的目标,加密的性能和效果能满足应用需要。 相似文献
8.
基于NiosⅡ的SD卡驱动程序开发 总被引:1,自引:0,他引:1
提出一种在FPGA Nios Ⅱ软核处理器下SD卡驱动设计的方法.采用Altera公司的FPGA可编程逻辑器件,构建了Nios Ⅱ软核处理器平台,并在此之上实现了SD卡的驱动设计.实验结果表明:设计提高了FPGA系统的设计灵活度,并有效地控制了FPGA的资源利用率. 相似文献
9.
基于FPGA的ARM SoC原型验证平台设计 总被引:2,自引:0,他引:2
基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。ARM嵌入式CPU是目前广泛应用的高性价比的RISC类型CPU核,文中主要描述了以FPGA为核心的ARM SoC验证系统的设计实现过程,并对SoC设计中的FPGA验证问题进行了分析和讨论。 相似文献
10.
提出一种在FPGANiosⅡ软核处理器下SD卡驱动设计的方法。采用Altera公司的FPGA可编程逻辑器件.构建了NiosH软核处理器平台,并在此之上实现了SD卡的驱动设计。实验结果表明:设计提高了FPGA系统的设计灵活度,并有效地控制了FPGA的资源利用率。 相似文献
11.
12.
基于PXIE总线的高速CCD数字图像采集系统设计 总被引:4,自引:0,他引:4
为实现高速电容耦合器件(CCD)数字图像采集传榆,提出一种基于PXIE总线和CameraLink协议的高速图像采集系统设计方案。设计了CameraLink硬件接口电路,实现了视频数据信号的接口设计、控制信号的接12设计、串行通信信号接口设计;同时采用Xilinx公司的Virtex-5LX50T型FPGA作为PXIE传输控制器,并对IP核进行了开发,减少了外围电路设计难度。创新性地运用直接内存访问的工作方式对PXIE传输速度进行优化。实验结果表明,PXIE配置为8通道时,读取数据速率达到1504MB/s,写入速率达到了1490MB/s,可以满足高速CCD数据的传输要求。 相似文献
13.
为实现系统快速更新,在此设计了一种新的机器视频解决方案,借助FPGA技术,实现视频输入端口与GigeVi-sionIP的使用以及系统与计算机主机的连接。设计方案中采用了新的GigeVision标准及GigeVisionIP核,使系统相比其他现有相关标准更简单、速度更快,是未来的发展方向。 相似文献
14.
15.
16.
介绍了一种基于FIRIP核的抽取滤波器复用模块的设计和实现。FIRIP核可以进行灵活的参数设计,实现不同应用的滤波器设计。以FIRIP核为对象进行FIR滤波器算法的参数选择设计,并以128路的抽取滤波算法为例,在充分考虑到了滤波器特性、FPGA资源分配的诸多因素基础上,利用FIRIP核构建了合理的抽取滤波和复用模块,完成了128路信号的抽取滤波设计和实现。 相似文献
17.
18.
19.
描述了一个局域网视频广播接收器的设计。发送端以计算机按UDP/IP的方式向局域网中发送视频广播,在接收端利用FPGA器件设计的接收器对广播进行接收、缓冲、格式转换,以电视作为显示终端,并介绍了在FPGA器件中所设计的各个模块。 相似文献