首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 125 毫秒
1.
文章设计了一款基于开源IP核的SoC视频解码平台,该平台中使用的IP均经过了CQIP系统的严格评测,并在Xilinx公司的FPGA上进行了验证,实验结果证明该系统具有良好的实时性和较低的功耗,非常适合于便携式设备。  相似文献   

2.
详细介绍了在FPGA平台上,以MicroBlaze软核为处理器、Petalinux为操作系统环境,如何设计与实现一个基于SIP协议的视频服务器。本设计实现了Petalinux操作系统在FPGA平台的XUPV5LX110T开发板上的移植,给出了SIP视频会话建立的各个过程以及基于RTP协议的视频数据传输方案,解决了FPGA平台与PC机之间的虚拟连接与视频数据通信的难题。  相似文献   

3.
研究一种基于SOPC技术的列车分布式环境异物入侵监测系统,系统将视频数据的采集、处理与传输集成到单片FPGA上,采集和处理部分用硬件描述语言编写成硬件模块,作为外设挂到NiosⅡ系统中,传输部分采用以太网接口IP核,构建成SOPC系统去实现异物入侵监测系统.同时,用户可以方便地添加IP核来扩展系统功能.最后,在Altera公司的DE2开发平台上进行验证,达到了设计的要求.  相似文献   

4.
针对片上系统(SoC)开发周期较长和现场可编程门阵列(FPGA)可重用的特点,设计了基于ARM7TDMI处理器核的SoC的百万门级FPGA验证平台。介绍了怎样设计平台并利用该平台进行IP核验证、底层硬件驱动和实时操作系统及高层应用软件的验证。使用该平台能够基本验证SoC系统的设计,并加快SoC系统的开发。整个系统原理清晰,结构简单,扩展灵活、方便。  相似文献   

5.
摘 要:为实现PC输出在LCD原屏上的显示,设计了一种基于FPGA的LCD控制器,采用IP核搭建系统的框架,系统核心控制CPU采用了Xilinx的MicroBlaze软核,系统对外通信通过串口实现;通过Xilinx的集成逻辑分析仪IP核ILA在线采集输入、中间以及输出数据,验证系统的可行性及数据处理的正确性;最终的实验结果表明,所设计的控制器能够驱动LCD原屏,并且支持多种接口的视频输入,显示画面稳定,同时实现了两路视频的画中画显示,并可作为PC输出设备及视频监视设备。  相似文献   

6.
基于ARM7TDMI的SoC芯片的FPGA验证平台设计   总被引:4,自引:0,他引:4  
针对片上系统(SoC)开发周期较长和现场可编程门阵列(FPGA)可重用的特点,设计了基于ARM7TDMI处理器核的SoC的FPGA验证平台,介绍了怎样利用该平台进行软硬件协同设计、IP核验证、底层硬件驱动和实时操作系统设计验证.使用该平台通过软硬件协同设计,能够加快SoC系统的开发.整个系统原理清晰,结构简单,扩展灵活、方便.  相似文献   

7.
李敬园  何丹 《电子科技》2013,26(1):81-83,93
实时视频采集、存储和处理,已在各领域得到广泛应用。文中介绍了基于FPGA的视频采集系统设计的总体框架,并阐述了其中的设计流程,利用混沌信号对数据进行加密提高视频数据的安全性。在DE2平台下验证实,文中设计的FPGA视频采集系统完成了对实时视频进行混沌加密,实验结果表明,设计达到了初定的目标,加密的性能和效果能满足应用需要。  相似文献   

8.
基于NiosⅡ的SD卡驱动程序开发   总被引:1,自引:0,他引:1  
提出一种在FPGA Nios Ⅱ软核处理器下SD卡驱动设计的方法.采用Altera公司的FPGA可编程逻辑器件,构建了Nios Ⅱ软核处理器平台,并在此之上实现了SD卡的驱动设计.实验结果表明:设计提高了FPGA系统的设计灵活度,并有效地控制了FPGA的资源利用率.  相似文献   

9.
基于FPGA的ARM SoC原型验证平台设计   总被引:2,自引:0,他引:2  
基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。ARM嵌入式CPU是目前广泛应用的高性价比的RISC类型CPU核,文中主要描述了以FPGA为核心的ARM SoC验证系统的设计实现过程,并对SoC设计中的FPGA验证问题进行了分析和讨论。  相似文献   

10.
提出一种在FPGANiosⅡ软核处理器下SD卡驱动设计的方法。采用Altera公司的FPGA可编程逻辑器件.构建了NiosH软核处理器平台,并在此之上实现了SD卡的驱动设计。实验结果表明:设计提高了FPGA系统的设计灵活度,并有效地控制了FPGA的资源利用率。  相似文献   

11.
黄翔  宋锐  吴成柯  刘健  白诚 《电子科技》2009,22(7):59-61,65
在FPGA上通过IP复用的方式进行嵌入式视频编码系统的设计,已成为一种重要的设计方式。在介绍了Micro Blaze处理器内核的性能、结构以及开发工具后,提出了一种视频编码系统的实现方案。该方案充分利用了FPGA的各项资源,同时详细介绍了系统各部分的功能和实现方式。实验证明该方案达到了设计结果。  相似文献   

12.
基于PXIE总线的高速CCD数字图像采集系统设计   总被引:4,自引:0,他引:4  
为实现高速电容耦合器件(CCD)数字图像采集传榆,提出一种基于PXIE总线和CameraLink协议的高速图像采集系统设计方案。设计了CameraLink硬件接口电路,实现了视频数据信号的接口设计、控制信号的接12设计、串行通信信号接口设计;同时采用Xilinx公司的Virtex-5LX50T型FPGA作为PXIE传输控制器,并对IP核进行了开发,减少了外围电路设计难度。创新性地运用直接内存访问的工作方式对PXIE传输速度进行优化。实验结果表明,PXIE配置为8通道时,读取数据速率达到1504MB/s,写入速率达到了1490MB/s,可以满足高速CCD数据的传输要求。  相似文献   

13.
为实现系统快速更新,在此设计了一种新的机器视频解决方案,借助FPGA技术,实现视频输入端口与GigeVi-sionIP的使用以及系统与计算机主机的连接。设计方案中采用了新的GigeVision标准及GigeVisionIP核,使系统相比其他现有相关标准更简单、速度更快,是未来的发展方向。  相似文献   

14.
为改善平板电视显示器件特性引起的不足,提出研制画质改善IP核.该IP核采用数字图像处理技术,如图像细节自适应增强、色度瞬态特性改善等,从而显著提升了电视画面的质量.详细介绍该IP核的结构、开发流程及功能仿真和FPGA平台验证过程.作为嵌入式IP核在数字视频处理芯片DTV110中进行ASIC验证,验证结果表明该IP功能正确,对改善平板电视的画质有明显效果.  相似文献   

15.
范明俊  李宁  赵乐军  叶凡 《微电子学》2007,37(2):185-188
提出了一种基于3DES加(解)密双方认证系统的IP核保护方法,主要用于保护基于SRAMD工艺FPGA设计的IP核电路。在配置好的FPGA中,通过IP核外附加的内部保护电路和外部验证设备之间的互相通信认证,确认使用者的合法性,可有效防止IP核信息配置到FPGA过程中的非法盗取。详细介绍了这种新IP核保护方法的原理、结构和实现过程,并设计了一套基于此技术的简化双方认证系统。  相似文献   

16.
介绍了一种基于FIRIP核的抽取滤波器复用模块的设计和实现。FIRIP核可以进行灵活的参数设计,实现不同应用的滤波器设计。以FIRIP核为对象进行FIR滤波器算法的参数选择设计,并以128路的抽取滤波算法为例,在充分考虑到了滤波器特性、FPGA资源分配的诸多因素基础上,利用FIRIP核构建了合理的抽取滤波和复用模块,完成了128路信号的抽取滤波设计和实现。  相似文献   

17.
基于ARM和FPGA的双路远程视频监控系统设计   总被引:2,自引:2,他引:0  
针对当前市场上对双路视频监控系统的需求,设计并实现了一种基于FPGA和ARM11的双路远程视频监控系统。该系统通过两个SAA7111A芯片接收解码两路CVBS信号,并在FPGA的控制下将两路信号合成一路传输给ARM11模块。ARM11模块将接收到的视频流打包压缩后发送到IP网上,客户端通过网络连接获取两路监控画面。经过测试表明,该系统性能稳定,能够实现双路视频信号的稳定播放,符合视频产品的设计要求。  相似文献   

18.
为增加系统稳定性,减小电路板面积,提出一种基于FPGA的异步串行口IP核设计。该设计使用VHDL硬件描述语言时接收和发送模块在XilinxISE环境下设计与仿真。最后在FPGA上嵌入UARTIP核实现电路的异步串行通信功能。该IP核具有模块化、兼容性和可配置性,可根据需要实现功能的升级、扩充和裁减。  相似文献   

19.
描述了一个局域网视频广播接收器的设计。发送端以计算机按UDP/IP的方式向局域网中发送视频广播,在接收端利用FPGA器件设计的接收器对广播进行接收、缓冲、格式转换,以电视作为显示终端,并介绍了在FPGA器件中所设计的各个模块。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号