共查询到17条相似文献,搜索用时 109 毫秒
1.
提出了基于AT91RM9200微处理器的嵌入式Linux视频监控系统[1]的视频服务器设计方法.采用韩国Pentamicro公司的视频芯片AT2042对数字视频数据进行MPEG-4压缩编码,生成MPEG-4码流.为实现交互性的要求,在嵌入式WEB服务器中采用CGI技术,对远程监控端的控制信息分析处理,实现B/S模式的交互功能和系统的远程控制.与传统的设计方法相比,该系统视频图像的质量得到改进,开发便捷,成本低廉,应用范围广. 相似文献
2.
介绍一种基于MPEG-4的视频压缩编码卡。该板卡为4路的编码PCI卡,将采集到的模拟视频图像以MPEG-4的方式进行压缩处理。使用标准PCI2.2的规范,完成有CPU控制板与编码PCI卡之间的通信,使CPU控制板通过一块桥芯片可以访问编码芯片内部寄存器,读出编码芯片压缩的MPEG-4的视频压缩流、音频压缩流。从而使压缩的MPEG-4数据完成远程传输或本地存贮。另一个是完成视频预览功能。该板卡为实现远程实时监控提供了必要的硬件设备,他以最新的MPEG-4压缩方式进行编码,对整个数字监控系统和视频网络传输系统提供了最优化的硬件设计,使视频数据数字化管理更加方便、可靠,也使整个系统在市场竞争中更具有活力。 相似文献
3.
国内外许多公司都在开发有关MPEG-4视频标准的产品,最具代表意义的即是数字视频录像机(DVR)。为了缩短开发周期,这里介绍基于嵌入式Linux操作系统,应用专用音视频编解码芯片AT2042实现数字视频录像机功能,该系统实现MPEG-4视频标准高级框架的编解码器,并在此基础上添加数字硬盘的功能,例如编码存储、解码播放、快进、快退和暂停等功能。最后给出系统的实际运行的测试结果。该系统已实现对视频数据的编、解码,且实现MPEG-4/MPEG-2/MPEG-1 H.263视频标准,并已成为成型产品推向市场。 相似文献
4.
5.
基于CMOS图像传感器OV7720的网络摄像机设计 总被引:3,自引:0,他引:3
以网络摄像机为应用背景,阐述了数字CMOS图像传感器OV7720芯片的参数、接口和通信协议,结合网络摄像机的开发环境,详细介绍了芯片与嵌入式CPU的硬件电路和软件结构。系统以嵌入式Linux作为操作系统,相机芯片OV7720,OV529对数字视频进行采集、压缩编码并生成MPEG-4码流。MPEG-4码流经过AT91SAM7X256控制器外挂的网络芯片被输送到PC机。PC机端通过内嵌MPEG-4解压插件的IE浏览器实时浏览视频和控制网络摄像机的状态。 相似文献
6.
本文采用定点数字信号处理芯片ADSP-BF533,结合视频采集模块,设计了嵌入式MPEG-4实时编码器。文中充分利用该DSP芯片的硬件结构和指令集特点,对程序代码进行专门优化,实现了对CIF级输入视频的高效快速编码。 相似文献
7.
嵌入式视频监控服务器系统典型方案及其性能分析 总被引:3,自引:2,他引:1
在概述了目前数字化和网络化视频监控产品现状以及嵌入式视频监控服务器系统关键技术的基础上,介绍了两类嵌入式视频监控服务器实现方案,即基于DSP的软件MPEG-4压缩编码方案和基于ASIC芯片的硬件MPEG-4压缩编码方案,针对每种方案分别给出了若干典型系统的设计,并对这些系统的性能进行了分析和对比. 相似文献
8.
9.
本文介绍了基于蓝牙技术的视频传输系统的硬件设计与实现。在以ARM芯片作微处理器的系统中,视频信号压缩采用MPEG-4编码格式,并在嵌入式Linux中内置Web服务器应用程序。数据采集压缩模块实时采集视频数据,压缩后经ARM芯片发送给蓝牙传输模块。文中重点讨论了该系统中服务器的组成以及三大模块的功能和硬件实现。 相似文献
10.
11.
嵌入式MPEG-4网络视频流媒体服务器的设计与实现 总被引:2,自引:0,他引:2
详细介绍了一套基于MPEG-4压缩的嵌入式网络流媒体采集、传输、控制系统.嵌入式CPU采用S3C2410B,嵌入式操作系统采用嵌入式Linux操作系统,MPEG-4视频压缩芯片采用MPEG-4硬压缩芯片WIS GO7007B. 相似文献
12.
13.
14.
Chi-Weon Yoon Ramchan Woo Jeengheon Kook Se-Joong Lee Kangmin Lee Hoi-Jun Yeo 《Solid-State Circuits, IEEE Journal of》2001,36(11):1758-1767
A low-power multimedia processor for mobile applications is presented. An 80-MHz 32-b RISC with enhanced multiplier, two 20-MHz hardware accelerators with 7.125-Mb embedded DRAM for MPEG-4 visual SP@L1 decoding and 3-D graphics processing, 2-kB dual-port SRAM, and peripheral blocks are integrated together on a single chip, MPEG-4 SP@L1 video decoding and 3-D graphics rendering with a 16-b depth-buffer alpha-blending double-buffering and gouraud-shading features at 2, 2-Mpolygons/s speed are realized with the help of the dedicated hardware accelerators/ The architecture of the processor is optimized in terms of power consumption and performance, and various low-power circuit techniques are adopted in each hardware block. The chip is implemented using 0.18-μm embedded memory logic (EML) technology. Its area is 84 mm2, and power consumption is 160 mW when all of the functions are activated 相似文献
15.
详细介绍了一种基于MPEG-4压缩的嵌入式网络流媒体采集、传输和控制应用系统的设计与实现技术。嵌入式系统是以ARM9200T为核心的ARM系统开发平台,嵌入式操作系统采用Linux操作系统,MPEG-4视频压缩芯片采用硬压缩W IS GO7007B进行处理。 相似文献
16.