共查询到20条相似文献,搜索用时 12 毫秒
1.
本文分析了高速时钟电路的终端在确保信号完整性方面的重要作用,介绍了几种常用的终端方法,并用软件对采用上述终端方法的具体电路进行了仿真,最后从工程实现的角度选用了一种适宜的终端方法,得到了实测结果。 相似文献
2.
高速电路设计中的信号完整性研究 总被引:10,自引:3,他引:10
通过对高速电路特点的介绍,讨论了高速电路中影响信号完整性的因素。针对这些问题,提出了解决措施。最后介绍了Mentor公司的Board Station在高速电路设计中的应用。 相似文献
3.
4.
信号上升或下降时间对高速电路信号完整性影响的研究 总被引:4,自引:2,他引:4
为了研究信号上升或下降时间对信号完整性的影响,从理论上分析论证了信号上升或下降时间是造成反射,串扰同步开关噪声及电磁干扰等信号完整性问题的根本原因。利用Cadence公司的SigXplorer仿真软件建立相应的拓扑电路,通过对IBIS模型信号上升时间参数进行修改,分别在不同信号上升时间和信号频率下进行仿真。通过对仿真结果的对比分析,验证了理论分析的正确性。提出了信号上升或下降时间是造成信号完整性问题的根本原因的观点,纠正了从信号频率上分析信号完整性问题的误区。 相似文献
5.
6.
7.
高速电路中的信号完整性分析 总被引:1,自引:0,他引:1
随着嵌入式系统速度的提高,信号完整性(Signal Integrity,SI)问题受到越来越多的关注。由于信号质量不理想而造成系统崩溃的现象经常出现。结合系统设计中的实例,对高速信号传输的信号完整性问题作了较为详细的论述。在电路设计初期,通过PROTEL软件对和信号完整性进行分析,仿真结果指导PCB板的设计,可以有效地提高信号的完整性,极大地缩短设计周期,降低设计成本。 相似文献
8.
信号完整性分析是高速电路设计的重要环节,文章分析了反射、串扰、过冲和下冲、延时等影响高速电路信号完整性的主要因素。利用信号完整性仿真工具HyperLynx,对印制板进行了详细仿真,并根据仿真结果,对设计进行了优化。 相似文献
9.
10.
11.
12.
系统越来越复杂,布线密度越来越大,数据传送速率越来越高速,这些都使得高速电路设计中的信号完整性问题逐渐成为设计者关注的焦点。结合高速图像解压缩处理系统分析了高速数字电路设计中的信号完整性问题及其产生的原因,并通过使用hyperlynx仿真工具针对本系统找出了解决信号完整性问题的具体方法。 相似文献
13.
针对高速电路信号完整性,在介绍信号完整性基本概念的基础上,重点研究了信号反射问题.分析了反射形成的原因和解决方法,阐述了信号完整性仿真分析的相关内容,最后结合实际的应用说明了利用Mentor Graphics公司的HyperLynx仿真工具解决信号反射的方法. 相似文献
14.
高速电路设计中的信号完整性分析 总被引:1,自引:0,他引:1
介绍了高速电路设计中的信号完整性概念以及破坏信号完整性的原因。从理论和计算的层面上分析了高速电路设计中传输线原理和反射形成的原因,同时给出了其解决方法。 相似文献
15.
《电子技术与软件工程》2016,(6)
随着科技持续发展,各种电子产品不断涌现,逐渐走上高集成度、高可靠性等道路。在电路板发展中,高速数模混合电路成为新的发展趋势,被广泛应用到不同领域、行业中。由于高速数模混合PCB不同于传统的PCB,需要灵活运用新的方法来合理设计PCB,确保高速数模混合电路的稳定运行,其信号具有其完整性,更好地发挥自身的作用。 相似文献
16.
介绍PROTEL99se的信号完整性分析功能和高速电路的特点,并介绍PROTEL99se在高速电路印刷板设计中的应用。 相似文献
17.
介绍Protel99se的信号完整性分析功能和高速电路的特点,并介绍PROTEL99se在高速电路印制板设计中的应用. 相似文献
18.
19.
高速数字设计中的信号完整性问题 总被引:5,自引:0,他引:5
随着集成电路输出开关速度的提高以及PCB板密度的增加,信号完整性已经成为高速数字设计必须关心的问题之一。如何在设计过程中充分考虑到信号完整性的因素,并采取有效的控制措施,已经成为当今高速设计业界的一个热门课题。 相似文献
20.
高速时钟电路的信号完整性设计 总被引:4,自引:0,他引:4
电子技术的发展日新月异,高速数字电路(即高时钟频率及快速边沿)的设计成为主流,给PCB设计带来许多问题和挑战.阐述了高速时钟电路设计过程中遇到的信号完整性问题,同时也给出了这些问题的解决方法. 相似文献