共查询到18条相似文献,搜索用时 62 毫秒
1.
2.
3.
4.
5.
已有的相位解包裹算法都只是对真实相位进行求取而忽略了相位包裹数k值存在的意义。基于最小二乘解包裹算法提出对k值直接求取的算法,从而对解包裹更能准确地求出真实相位。在此基础上,提出新的解包裹方法,不仅提高了解包裹的精度,而且减少了解包裹的时间,加快了运行速度,并通过程序验证了该算法的可行性。为高精度、大计算量的解包裹提供了新的参考方法。 相似文献
6.
7.
8.
基于最小范数的四种相位解包裹算法比较 总被引:1,自引:0,他引:1
为了快速准确地对含有噪声及欠采样区域的包裹相位图进行展开,采用理论分析与计算机模拟及实验验证相结合的方法,对基于快速傅里叶变换(FFT)的最小二乘法(FFT-LS)、基于离散余弦变换(DCT)的最小二乘法(DCT-LS)、基于横向剪切干涉的最小二乘法(LS-LS)和预条件共轭梯度法(PCG)的四种相位解包裹算法作了对比研究。结果表明:DCT-LS算法运行速度最快,LS-LS算法次之,PCG算法速度最慢,PCG算法对于噪声的免疫力最强,LS-LS算法处理欠采样的效果最好。 相似文献
9.
10.
基于光栅条纹投影的三维测量技术通过相移法提取相位主值,相位主值展开的准确性是决定整个三维测量系统精度的关键因素.时间相位解包裹算法能够实现对孤立及表面不连续物体的相位展开,但受传感器及环境噪声的影响,得到的解相结果误差较大.为了选择出抗噪性能好的算法,本文通过仿真及实验对比了几种时间相位解包裹算法的抗噪性能.结果表明,... 相似文献
11.
基于模拟退火的全局相位展开算法 总被引:1,自引:0,他引:1
与常用的最小二乘和最小费用流相位展开算法求满足待求相位梯度与包裹相位梯度最小范数解不同,提出一种以待求相位的二阶相位差在整个相位场上的总和为目标函数,并利用模拟退火算法实现其最小化的相位展算法。计算表明:该算法可以对最小二乘和最小费用流算法不能展开的欠采样包裹相位和含有噪声的欠采样包裹相位,进行有效的相位展开。 相似文献
12.
针对相位展开软件算法运算复杂的缺点,通过分析相位展开原理,提出基于FPGA的相位展开技术的硬件实现。采用加/减模块、乘法器以及除法器构成截断相位处理模块,将软件算法查找链表的思路转换成RAM存储器读写操作,利用状态机完成对存储器和截断相位处理模块的控制。采用ALTERA 系列EP4CE115F29C7芯片,针对256*256和512*512的图像实现设计,最高工作频率分别达到80.22MHZ,80.45MHZ;资源消耗分别为792和1436个LE。采用SignalTap II Logic Analyzer工具实时验证了相位展开设计模块的正确性。 相似文献
13.
14.
本文根据位相的分布特点提出了一种简单有效的相邻区域位相去包裹免疫算法 ,可以对含有噪声和无效数据区的包裹位相图进行正确去包裹 ,不需要先识别误差点 ,去包裹过程与路径无关 ,算法简单 ,可以有效地解决去包裹误差扩散问题 ,消除“拉线” ,现象。同时 ,仿真结果也证明了此种算法的有效性和健壮性 相似文献
15.
16.
为减少投影条纹数量,提高测量速度,提出了一种 改进的阶梯相位去包裹算法。算法 采用彩色条纹投影测量物体三维形貌,将正弦和阶梯相位条纹分别输入彩色图像的红 色和蓝色通道构成彩色条纹,由DLP投影仪将四步相移彩色条纹投影到待测物体上,由彩色 CCD相机采集。利用颜色分离技术得到2组四步相移条纹图,其中一组为4幅正弦条纹,由四 步相移法求得正弦条纹包裹相位,另一组4幅阶梯相位编码条纹图,由与正弦条纹周期一致 的阶梯相位构成,经阶梯相位解码确定条纹级次,利用自校正算法去除条纹级次噪点后,实 现相位去包裹。进行了实际测量,结果表明,本方法 测量精度与采用四步相移法相当,但只需4幅条纹图,有效减少了投影和采集的条纹数量, 提高了测量速度。 相似文献
17.
基于小波变换的加权最小二乘相位解缠算法 总被引:2,自引:0,他引:2
提出了一种求解加权最小二乘相位解缠问题的新算法,采用相位导数方差相关图定义了相位数据的初始权重,给出了利用多分辨率小波变换进行相位解缠的具体实现方法.利用离散小波变换,将原线性系统转化成具有较好收敛条件的等价新系统,通过独立求解新系统中的低频部分,加快了系统的收敛速度.仿真实验表明:该算法具有收敛速度快、解缠效果好等特点. 相似文献