首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 93 毫秒
1.
先对乘法器进行了分析,然后用现场可编程门阵列(F P G A)实现了阵列乘法器,并分析了设计原理。  相似文献   

2.
基于FPGA的32位并行乘法器的设计与实现   总被引:1,自引:0,他引:1  
蒋勇  罗玉平  马晏  叶新 《计算机工程》2005,31(23):222-224
首先分析比较了几种典型的乘法器实现结构,然后采用树型组合方式,对其结构进行了优化,最后在FPGA上设计并实现了一个高性能的32位并行乘法器。  相似文献   

3.
混沌吸引子及FPGA实现   总被引:4,自引:0,他引:4       下载免费PDF全文
提出了一个混沌系统,并利用理论和数值仿真的方法对系统的基本特性进行了分析。通过Lyapunov指数谱和分岔图,对系统在混沌、拟周期和周期轨之间的转换进行了分岔分析。为验证系统的混沌行为,在Matalab的Simulink下,利用DSP Builder设计了一个电路,并把它转换成VHDL语言程序,利用Quartus II下载到硬件电路中进行了实验,实验结果与计算机仿真结果完全一致。提出了一种基于FPGA平台和EDA开发工具的实现混沌吸引子的新方法。  相似文献   

4.
设计一个基于FPGA的正弦信号发生器,该系统由FPGA、单片机和辅助电路三部分组成,能产生1kHz一10MHz范围、频率步进100Hz可调的正弦波信号。  相似文献   

5.
基于FPGA的并行DDS信号发生器的设计与实现   总被引:1,自引:0,他引:1  
针对DDS(直接数字频率合成)电路的运算速度受相位累加器的累加速度和ROM读取速度的约束问题,采用多路并行和流水线相结合的方法改进了DDS电路的结构,有效地扩展了DDS电路的输出带宽。通过在FPGA内设计基于双DDS电路结构的信号发生器,用数字的方法直接实现了标准波形和各种调制波形的双通道输出。该方案结构简单,控制灵活,实验测试结果表明,该信号发生器能输出稳定、高带宽、高速度、高精度的信号波形。  相似文献   

6.
基于FPGA的三相PWM发生器   总被引:14,自引:0,他引:14  
介绍了基于FPGA设计+的三相PWM发生器。该发生器具有灵活和可编程等优点,可应用于交流电机驱动用的三相电压源逆变器。实验结果验证了本设计的有效性。  相似文献   

7.
基于数字频率合成技术,生成数字化正弦波,采用模块化设计和查表的方法实现。直接数字合成技术是一种先进的电路结构,能在全数字下对输出信号频率进行输出,在精度、灵活性上大大超越了模拟信号发生器。在Quartus II环境下,用超高速集成电路硬件描述语言编程,进行模块化设计。使用ALTERA公司提供的EP1K30TC144-3芯片作为核心器件进行设计,来实时生成数字化波形,结合GW48-CK实验开发系统,最终给出了信号发生器的设计方案。  相似文献   

8.
本文提出了一种使用FPGA实现误码率测试的设计及实现方法。该设计可通过FPGA内建的异步串行接口向主控计算机传递误码信息。也可以通过数码管实时显示一段时间内的误码率。文章先介绍了系统构成和工作流程,然后重点分析了关键技术的实现。  相似文献   

9.
为满足现代数字信号处理中大量数据的运算需求,利用ARM946和Xilinx公司的现场可编程门阵列芯片逻辑资源和IP库,设计专门用于浮点复数向量运算的64位协处理器,对相关浮点运算进行优化,并在硬件仿真平台上进行测试。结果表明,该协处理器可使浮点复数向量运算性能得到大幅提高。  相似文献   

10.
彭元喜  杨洪杰  谢刚 《计算机应用》2010,30(11):3121-3125
为了满足高性能X-DSP浮点乘法器的性能、功耗、面积要求,研究分析了X型DSP总体结构和浮点乘法器指令特点,采用Booth 2编码算法和4∶2压缩树形结构,使用4级流水线结构设计实现了一款高性能低功耗浮点乘法器。使用逻辑综合工具Design Compiler,采用第三方公司0.13μm CMOS工艺库,对所设计的乘法器进行了综合,其结果为工作频率500MHz,面积67529.36μm2,功耗22.3424mW。  相似文献   

11.
基于FPGA的数字信号发生器的设计与实现   总被引:3,自引:2,他引:1  
袁辉 《电子技术应用》2011,37(9):67-69,73
使用AD9854芯片和FPGA,基于DDS理论设计并实现了多模式多波形雷达信号源.它可模拟LFM、NLFM、单频、相位编码等多种脉冲信号波形,能有效验证脉冲压缩与信号处理单元的工作性能.  相似文献   

12.
薛华  韩春艳 《计算机应用》2010,30(11):3134-3137
为产生新的数字混沌伪随机序列,构造了一个新的混沌系统。利用理论分析和数值仿真的方法对系统的一些基本特性,如耗散性、平衡点、稳定性、Lyapunov指数、分叉进行了详细分析,通过设计一个模拟混沌电路验证了系统的混沌性。在此模拟电路的基础上,设计了一个由集成运放构成的电压比较器来量化这个模拟混沌信号,在实验中获得了数字伪随机序列。这种产生数字混沌序列的方法可应用于保密通信和信息加密之中。  相似文献   

13.
混沌数字序列以其优良的伪随机特性,在扩频通信中展示出潜在的应用前景.在Logistic映射的基础上,通过混沌序列当前值与前2个值之间的逻辑运算,并由m序列控制其运算关系与系数,提出一种复杂度更高的用于混沌扩频的数字序列.利用MCS-51单片机作为跳频图案的生成平台以及锁相环电路构成频率合成器,实现了跳速1 000跳/s、频点数为256、频率范围从15 MHz~17.5 MHz的混沌跳频信号发生器.  相似文献   

14.
介绍了一种基于FPGA的正弦信号发生器的系统设计.采用直接数字频率合成技术(DDS),借助8位高速数模转换器件DAC908输出正弦信号,进一步通过低通滤波器还原,由末级功放输出驱动50Ω负载.在改进的DDS算法结构基础上,系统的复杂度降低,更趋于模块化,产生的波形频率更准确,且输出信号范围为DC到10 MHz,频率分辨率达到0.1 Hz.性能测试结果表明,该系统可靠、快速,输出信号的频率具有高精度、高稳定度.  相似文献   

15.
提出了一种用FPGA技术实现混沌迭代序列的一种新方法,该方法适用于符合二次三项式牲征的混沌系统.根据离散化和数字化处理技术,对三维混沌系统作离散化处理,同时对实数进行处理,使离散化后的混沌系统和实数处理后的数据便于在FPGA中实现.利用VHDL硬件描述语言编程和FPGA技术产生三维混沌迭代序列.本文以chen系统为例,阐述这种方法的设计流程.基于芯片型号为EP2C35F672C6的FPGA开发平台,给出FPGA硬件实现的结果,并在显波器上显示产生的混沌吸引子.  相似文献   

16.
《微型机与应用》2020,(1):87-91
在当代许多电子信息系统中,信号源的性能参数往往对系统的功能起着决定性作用。采用直接数字频率合成技术(Direct Digital Synthesize,DDS),基于现场可编程门阵列(Field-Programmable Gate Array,FPGA)设计了能同时输出4路信号的高精度信号发生器。同时依靠串口通信的方式,通过PC端的控制界面实时调节系统输出信号的频率、相位和死区时间。  相似文献   

17.
激励信号源是电磁超声检测系统的核心模块之一,其输出信号决定了电磁超声检测仪检测的质量。按照电磁超声检测系统对激励源的要求,设计了相应的正弦脉冲激励源。该设计系统主要包括FPGA的硬件语言合成脉冲信号、D/A转换、滤波放大、功率放大和阻抗匹配等硬件电路。该系统可输出频率、初始相位、占空比可调的脉冲正弦信号,满足EMAT对激励源的要求。可为设计便携式的电磁超声检测仪提供借鉴。  相似文献   

18.
为了方便跳频信号处理设备的开发研制,基于软件无线电思想,设计实现了一款基于PCI接口的跳频信号发生器,详细介绍了基于2FSK和PSK调制的跳频信号的实现方法.系统采用"FPCA+DUC"架构,具有完全可重复编程和配置功能.实际应用表明:系统使用灵活,工作稳定可靠.  相似文献   

19.
以FPGA为核心,采用锁相技术、直接数字频率合成(DDS)技术产生两路频率相同而相位不同的移相信号。同时通过STC12LE5A60S2单片机控制,可任意设置两路信号的频率、相位差。输入和输出的波形参数可通过液晶12864显示。实验结果表明,系统输出的波形相移精度高、稳定性好,具有良好的实用性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号