共查询到20条相似文献,搜索用时 78 毫秒
1.
2.
3.
当今社会通信技术的发展促进了视频技术的运用,而视频图像分析技术在安防、娱乐、交通等领域受到了广泛的关注并遇到一些挑战;而近些年FPGA的稳定可靠、研发周期短等特性和该技术的成熟运用为图像的采集分析提供了一个新的方向;因此文章研究分析将FPGA运用到实时图像采集分析系统的技术;分析方法从介绍软硬件基础入手,硬件分析中主要讲解了各个功能模块的硬件选则和工作原理,软件部分分析了图像处理的算法并通过仿真检验算法;最后利用视频库资源的实验表明,系统可以完成对图像信息的读取、存储、算法检测、显示等功能,尽管存在一定的不足;从而得出结论:基于FPGA芯片技术为核心的系统可以完成对实时图像的采集与分析功能,较好地满足了系统对实时性的要求。 相似文献
4.
周新淳 《计算机测量与控制》2017,25(8):210-213
为了提高对实时信号采集的准确性和无偏性,提出一种基于DSP+FPGA的实时信号采集系统设计方案。系统采用4个换能器基阵并联组成信号采集阵列单元,对采集的原始信号通过模拟信号预处理机进行放大滤波处理,采用TMS32010DSP芯片作为信号处理器核心芯片实现实时信号采集和处理,包括信号频谱分析和目标信息模拟,由DSP控制D/A转换器进行数/模转换,通过FPGA实现数据存储,在PC机上实时显示采样数据和DSP处理结果;通过仿真实验进行性能测试,结果表明,该信号采集系统能有效实现实时信号采集和处理,抗干扰能力较强。 相似文献
5.
6.
介绍了一种基于FPGA的高性能视频信号采集与显示系统的硬件设计与实现,模数转换系统采用高性能的A/D采集电路,通过高速的FPGA控制,将采集到的数据进行处理后,通过系统中的PCI接口传输给监控系统以供显示、监控等功能的实现。本模块已经投入运行,性能稳定。 相似文献
7.
8.
基于FPGA的交流信号采集与处理系统 总被引:3,自引:0,他引:3
根据电力监控系统的要求,提出一种基于FPGA技术的多路交流信号采集与处理系统的设计方法。分析整个系统的结构,并讨论FPGA内部硬件资源的划分和软件的设计方案,以及各个功能模块的原理及用途。在系统中,利用FPGA对三路相电压和三路相电流同步跟踪采样,并进行32次谐波分析和电力参数的计算;而且实现了与外界的并行及串行通信,提高了通用性。 相似文献
9.
10.
基于PCI总线和DSP的实时图像采集与处理系统 总被引:2,自引:0,他引:2
以开发的实际系统为背景,论述了基于PCI总线和DSP的实时图像采集与处理系统的硬件及软件设计方案和实现方法。系统以数字CCD相机为图像采集设备,利用PCI总线的高速数据传输能力和DSP强大的数据处理能力,实现了图像的实时采集、处理和传输。 相似文献
11.
12.
13.
14.
15.
针对目前对图像采集处理系统的高速性和便携性的要求,设计了一套基于DSP、FPGA和ARM9的实时图像采集处理系统.该系统主要利用FPGA的SoPC系统定制NiosⅡ软核处理器及相关外设IP核来完成图像数据的采集和存储.DSP通过EMIF接口和EDMA接口完成数据的搬移和图像处理的算法.ARM作为主机,通过HPI接口与DSP进行数据通信.结果表明,该平台工作性能稳定,处理能力强,能完成算法的数据处理并对数据实时显示,适用于自动循迹、模式识别等高速数据采集的应用场合. 相似文献
16.
17.
18.
基于现场可编程门阵列(FPGA)硬件实现的纸病图像处理算法结构简单,不能满足复杂图像算法的需求,针对这一问题,提出了一种基于FPGA的软硬件协同实时纸病图像处理系统.采用FPGA芯片作为系统的核心,由CCD相机采集图像,通过DDR2SDRAM作为外部存储器来缓存图像数据,将SOPC作为控制核心,以此协调软硬件共同进行纸病图像处理,将易于硬件实现的图像处理模块用Verilog HDL语言编写,实现相应的图像处理功能;将硬件模块难以实现的功能交由SOPC中的CPU来实现.实验表明:系统实时性强,能满足纸病图像处理的速度要求,且可以进行复杂的图像算法运算,同时具有设计简单,成本低的特点. 相似文献
19.
Modern field programmable gate array (FPGA) chips, with their larger memory capacity and reconfigurability potential, are opening new frontiers in rapid prototyping of embedded systems. With the advent of high-density FPGAs, it is now possible to implement a high-performance VLIW (very long instruction word) processor core in an FPGA. With VLIW architecture, the processor effectiveness depends on the ability of compilers to provide sufficient ILP (instruction-level parallelism) from program code. This paper describes research result about enabling the VLIW processor model for real-time processing applications by exploiting FPGA technology. Our goals are to keep the flexibility of processors to shorten the development cycle, and to use the powerful FPGA resources to increase real-time performance. We present a flexible VLIW VHDL processor model with a variable instruction set and a customizable architecture which allows exploiting intrinsic parallelism of a target application using advanced compiler technology and implementing it in an optimal manner on FPGA. Some common algorithms of image processing were tested and validated using the proposed development cycle. We also realized the rapid prototyping of embedded contactless palmprint extraction on an FPGA Virtex-6 based board for a biometric application and obtained a processing time of 145.6 ms per image. Our approach applies some criteria for co-design tools: flexibility, modularity, performance, and reusability. 相似文献
20.
WANG Zong-bo Javier Carretero Moya Alvaro Blanco del Campo Javier Glsmero Menoyo GAO Mei-guo 《通讯和计算机》2009,6(4):55-59
The paper introduces an FPGA based signal processing system to perform Range-Doppler processing in real-time for Linear FMCW (frequency Modulated Continuous Wave) radar systems. Novel design architecture in FPGA is proposed and experimental results indicate that the design can verify the correct operation of the processing flow. The Ping-Pang architecture in FPGA saves the resources in chip and the system has been designed so as to allow future addition of complex target detection algorithms. 相似文献