共查询到18条相似文献,搜索用时 125 毫秒
1.
在SOC及智能功率集成电路中,对基准电压源的电源电压范围及输出驱动电流都提出了更高的要求.基于csmc 40VBCD工艺设计并实现了一种输出精度高、驱动能力强、电源电压范围宽的5V集成基准电压源电路.设计中通过HV_PMOS实现电源电压和基准核心电路工作电压的隔离,拓宽了电源电压范围,采用双重电流负反馈保证了基准电压的高精度输出.通过Cadence软件平台下的Spectre仿真器对电路的各项电参数进行仿真验证,得到电源电压范围9~30V,在-20~125℃范围内温度系数5.688×10-6/℃,启动时间6.369μs,负载电流0~40mA,输出为5V的集成电压基准源电路. 相似文献
2.
提出了一种高精度带隙基准电压源电路,通过补偿其输出电压所经过的三极管的基极电流获得精确的镜像电流源.设计得到了在-20~+80℃温度范围内温度系数为3×10-6/℃和-85dB的电源电压抑制比的带隙基准电压源电路.该电路采用台积电(TSMC) 0.35μm、3.3V/5V、5V电源电压、2层多晶硅 4层金属(2P4M)、CMOS工艺生产制造,芯片中基准电压源电路面积大小为0.654mm×0.340mm,功耗为5.2mW. 相似文献
3.
4.
《固体电子学研究与进展》2016,(1)
为了满足市场对宽温度范围、高精度带隙基准电压源的需求,本文设计制作了一种新型带隙基准电压电路。设计采用多点曲率补偿技术,在温度较低时采用指数频率补偿,高温时采用亚阈值指数曲率补偿。采用电压-电流转换器对分段补偿电流在输出端进行整合,进而在-55~150℃的温度范围内进行补偿,得到低温度系数的基准电压。设计的电路采用CSMC 0.5μm CMOS工艺验证,结果表明:5V电源电压下,输出1.25V的基准电压;在-55~150℃的温度范围内温度系数为2.5×10~(-6)/℃,在低频时,PSRR为-66dB。带隙基准电压源芯片面积为0.40mm×0.45mm。 相似文献
5.
高精度带隙基准电压源的实现 总被引:15,自引:1,他引:15
提出了一种高精度带隙基准电压源电路 ,通过补偿其输出电压所经过的三极管的基极电流获得精确的镜像电流源 .设计得到了在 - 2 0~ +80℃温度范围内温度系数为 3e - 6 /℃和 - 85 d B的电源电压抑制比的带隙基准电压源电路 .该电路采用台积电 (TSMC) 0 .35 μm、3.3V/ 5 V、5 V电源电压、2层多晶硅 4层金属 (2 P4 M)、CMOS工艺生产制造 ,芯片中基准电压源电路面积大小为 0 .6 5 4 mm× 0 .340 mm,功耗为 5 .2 m W. 相似文献
6.
7.
基于温度补偿的方法设计了一种高性能的CMOS基准电流源电路,该电路采用0.35mm N阱CMOS工艺实现.通过Cadence Spectre工具仿真,结果表明,在-40~85℃的温度范围内,该电路输出电流的温度系数小于40×10-6/℃.在3.3V电源电压下功耗约为1mW,属于低温漂、低功耗的基准电流源. 相似文献
8.
基于XFAB 0.6 μm CMOS工艺,设计了一种具有大电流驱动能力的低温度系数带隙基准电压源。通过设置不同温度系数的电阻的比值,实现带隙基准的2阶曲率补偿。采用新的电路结构,使基准源具有驱动10 mA以上负载电流的能力。经过Hspice仿真验证,常温基准输出电压为2.496 V,-55 ℃~125 ℃温度范围内的温度系数是3.1×10-6/℃;低频时,电源电压抑制比为-77.6 dB;供电电压在4~6 V范围内,基准输出电压的线性调整率为0.005%/V;负载电流在0~10 mA范围内,基准输出电压波动为219 μV,电流源负载调整率为0.022 mV/mA。 相似文献
9.
设计了一种带温度补偿的无运放低压带隙基准电路。提出了同时产生带隙基准电压源和基准电流源的技术,通过改进带隙基准电路中的带隙负载结构以及基准核心电路,基准电压和基准电流可以分别进行温度补偿。在0.5μmCMOS N阱工艺条件下,采用spectre进行模拟验证。仿真结果表明,在3.3V条件下,在-20~100℃范围内,带隙基准电压源和基准电流源的温度系数分别为35.6ppm/℃和37.8ppm/℃,直流时的电源抑制比为-68dB,基准源电路的供电电压范围为2.2~4.5V。 相似文献
10.
基于通过负温度系数电压控制工作于亚阈值区MOS管栅压产生随温度变化的补偿电流原理,采用中芯国际0.18μm CMOS工艺,设计了一款高精度二阶温度补偿带隙基准电压源。测试结果表明,当电源电压大于1.6V时,电路能够产生稳定的1.21V输出电压;在电源电压为1.6~3.4V,-20~135℃温度范围内,最小温度系数为2×10-6/℃,最大温度系数为3.2×10-6/℃;当电源电压在1.6~3.4V之间变化时,输出电压偏差为0.6mV,电源调整率为0.34mV/V;在1.8V电源电压下,电源抑制比为69dB,因此能够适应于高精度基准源。 相似文献
11.
12.
13.
14.
低于1×10-6/℃的低压CMOS带隙基准电流源 总被引:1,自引:0,他引:1
提出了一种新颖的CMOS带隙基准电流源的二阶曲率补偿技术,通过增加一个运算跨导放大器(OTA),使带隙基准参考电路的电流特性与理论分析相符合,实现低温度系数(TC)的参考电流。该电路采用SMIC0.13μm标准CMOS工艺,可在1.2 V的电源电压下工作,有效面积为0.045 mm2。仿真结果表明,在-40~85℃温度范围内参考电流的温度系数为0.5×10-6/℃;当电源电压为1.1 V时,电路依然可以正常工作,电源电压调整率为1 mV/V。 相似文献
15.
16.
17.
传统设计中平衡温度时的带隙基准电压值是与工艺相关联的定值.主要基于通用的带隙技术讨论在CMOS工艺中基准产生的设计,在对基准产生原理与传统电路结构分析的基础上,设计出一种高PSRR输出可调带隙基准电压源.电路综合温度补偿、电流反馈和电阻分压技术,采用CSMC 0.5 tim CMOS混合信号工艺实现,并用Cadence的Spectre进行了仿真优化.仿真结果表明,带隙基准电压源在-15~80℃范围内输出为603.5 mV时的温度系数为6.84 × 10-6/℃,在1.8~5 V电路均可正常工作.流片后的测试结果验证了该方法的可行性,基准电压中心值可宽范围调整,各项性能参数满足设计要求. 相似文献
18.
A resistorless CMOS current reference is presented.Temperature compensation is achieved by subtracting two sub-currents with different positive temperature coefficients.The circuit has been implemented with a Chartered0.35μm CMOS process.The output current is 1.5μA,and the circuit works properly with a supply voltage down to 2 V.Measurement results show that the temperature coefficient is 98 ppm/℃,and the line regulation is 0.45%/V.The occupied chip area is 0.065 mm~2. 相似文献