共查询到16条相似文献,搜索用时 109 毫秒
1.
平方根升余弦滚降数字滤波器的设计与实现 总被引:8,自引:0,他引:8
现代数字通信中广泛采用平方根升余弦滚降数字滤波器作为基带成形滤波器和匹配滤波器。介绍了平方根升余弦滚降数字滤波器的设计和优化方法,并提出了用FPGA实现其硬件电路的方案。 相似文献
2.
3.
4.
为了满足陆上集群无线电(TETRA)数字集群系统对基带信号成形处理的要求,提出了一种用于TETRA数字集群系统的平方根升余弦(SRRC)滤波器设计,论述了基带成形滤波和SRRC滤波器的基本原理,分析了窄带调制带宽限制、TETRA邻道干扰限制和滤波器阶数等需解决的问题,论述了滤波器参数设计和FIR滤波器FPGA实现等关键技术,完成了对基于FPGA的SRRC滤波器设计的仿真分析。 相似文献
5.
6.
随着数字技术的不断发展,数字滤波在数字信号处理领域占据不可替代的地位。文章首先介绍了数字滤波器的理论,DSP器件在高速和实时系统中的应用有一定局限性的问题提出了基于FPGA消除基带传输系统码间干扰的实现方案。该方案设计了一个33阶的具有对称转置结构的平方根升余弦滚降(SRRC)滤波器。首先通过MATLAB对滤波器系数进行了提取,并对浮点型系数进行量化和CSD编码形成定点型系数,使之能够在FPGA中运行。利用硬件描述语言Verilog对所设计的滤波器各功能模块进行设计。最后釆用仿真综合软件Modelsim和Quartus II对顶层模块进行综合与仿真。仿真后得到的滤波后数据波形图与Matlab下理论性的滤波后数据波形图基本相吻合,证明了所设计的SRRC数字滤波器功能完全正确。 相似文献
7.
以数字电视解调端256阶平方根升余弦滚降(SRRC)滤波器的设计为例,比较了直接型和转置型高阶FIR滤波器的FPGA实现,分析了两种滤波器结构各自的优缺点. 相似文献
8.
基带成形滤波器的FPGA实现 总被引:7,自引:0,他引:7
针对数字化基带成形滤波的信号处理特点,将截短的基带波形进行二维分解,得到成形滤波器的多相结构。通过对多相结构的分析,给出了一种较为精简实用的基于滤波器系数查询表模式的FPGA实现结构,该结构具有实现简单、占用资源少等特点。仿真结果表明,该结构完全可以达到实际应用的要求。 相似文献
9.
根升余弦脉冲成形滤波器FPGA实现 总被引:2,自引:1,他引:2
提出了基于电路分割技术实现通信系统发送端根升余弦波形成形滤波器查表法的FPGA结构,节省了ROM单元,讨论了其ROM初始化时形渡数据的组织方法,完成了该结构的VHDI。实现,给出了该设计在Modelsim环境下的时序仿真结果。通过对仿真结果分析,表明所述的设计方法是可行的。该设计方案不随波形样本数目的增多而使电路系统变得更为复杂,它所实现的成形滤波器满足于高速成形的应用需求。 相似文献
10.
11.
12.
13.
介绍了一种升余弦滤波器的快速设计方法,利用Matlab设计滤波器的冲击响应,通过采样量化编码,得到在FIR Compiler加载的系数文件;FPGA中调用FIR Compiler,采用分布式算法实现该滤波器结构,并在ISE中进行综合、实现。 相似文献
14.
WCDMA基带处理器上行方向采用QPSK调制方式与根升余弦脉冲成型滤波器产生3GPP WCDMA协议25.213 Release6中规定的基带信号.文章介绍了QPSK调制与此同时脉冲成型的基本原理,并给出了该调制方式与成型滤波器的ASIC设计. 相似文献
15.
在现代通信传输系统中,数字信号传输信道的带限和非线性两大特性对发送信号的频谱也提出了较高要求,基带成形滤波器发挥着越来越重要作用。本文阐述了成形滤波的基本原理,采用多相结构设计FIR成型滤波器并采用FPGA实现,运用Matlab、modelsim和Quartus II建模与仿真软件对该方案进行了开发、仿真和验证,解决了实际高速处理数据的硬件限制问题。 相似文献