首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
An eight-terminal tapped tee fiber distribution system was constructed using six single-mode fiber access couplers. Data transmission at a 500 Mbit/s rate was demonstrated with a maximum thruput loss of -27 dB. Transmission and coupling fraction data for the couplers is given as well as throughput loss measurements for the data bus. Predicted bus capacity with this type of coupler is up to 15 terminals at 500 Mbits/s with a bit error rate of 10-9.  相似文献   

2.
王大庆  陈宇  赵辉  龚科 《电子科技》2011,24(12):86-87
设计了一种基于TI公司TMS320C6000系列DSP的扩展总线接口。介绍了C6000 DSP的扩展接口组成及其工作模式,给出了一种两片DSP之间利用扩展总线进行数据传输的电路设计方案,以及软件流程框图。该接口电路设计和软件实现简单,工作在异步I/O模式下,传输速率可达3.2 Gbit·s-1,可显著提高DSP的数据吞吐量。  相似文献   

3.
马力科 《电讯技术》2020,60(12):1420-1424
提出了一种具有开放式架构的新型高速数据传输终端平台,它以RapidIO作为各处理板卡的监控指令接口,以两个8×PCIe作为各处理板卡的数据接口。设计了有源交换网络背板实现系统互联;设计了通用处理板卡通过软件重构以实现数据上行调制或数据下行接收功能;下行接收的数据通过块数据传输,传输速率最高达40 Gb/s;通过独立磁盘冗余阵列扩展固态盘阵列实现数据高速记录,数据记录速率不低于500 MB/s;通过万兆以太网接口实现数据高速实时转发,数据转发速率不低于4 Gb/s;上行调制数据实时注入实时调制,数据速率不低于2 Gb/s。该平台硬件可扩展,软件可升级,控制和数据总线解耦合,可通过软件重构实现功能配置和在线更新,具有良好的扩展性和通用性,已在地面终端站高速数据传输系统中得到工程应用。  相似文献   

4.
基于PCI总线的高速串口通信卡的设计   总被引:1,自引:1,他引:0  
本文介绍了一种基于PCI 总线的高速串口通信卡的设计,采用PLX公司的PCI9054作为PCI总线桥接芯片,FPGA作为本地总线的控制器和系统主控单元,选用 LVPECL电平单模双纤光收发一体模块OCM3723为串口传输介质。最后介绍了利用visual C DDK进行设备驱动开发。本设计的高速串口通信卡,其通信速率可达80Mb/s ,传输距离超过10km。具有设计简单,速率快,可靠性高,传输距离远等特点,已经成功运用于某航天遥测系统。  相似文献   

5.
为了实现瞬态信号集中式测量系统数据的实时传输,设计了基于PCIe总线接口的瞬态信号集中式测量系统。瞬态信号集中式测量系统PCIe总线接口的设计包括PCIe从设备设计和PC机驱动设计,本文仅对该系统PCIe接口的PC机驱动进行研究。PCIe总线的PC机驱动程序采用NI公司的NI-VISA和LabWindows开发环境设计,首先采用NIVISA Driver Wizard软件配置PCIe设备相关信息和中断检测寄存器,生成INF驱动配置文件,接着使用LabWindows软件通过NI-VISA相关库函数对PCIe设备进行初始化和DMA数据传输设计,最后完成对PCIe总线的PC机驱动验证。实验结果表明:采用NI-VISA和LabWindows开发环境设计的PCIe总线驱动传输速率可以达到300 MB/s。NI公司的NI-VISA和LabWindows开发环境设计的PCIe总线驱动,不仅满足瞬态信号集中式测量系统的数据传输要求,而且降低了PCIe总线的开发难度,缩短了开发周期。  相似文献   

6.
高速1553B总线控制器通信管理系统设计   总被引:1,自引:0,他引:1  
针对目前1553B总线已渐渐达不到先进飞机对信息传输速度的要求,设计了高速1553B总线控制器通信管理系统,详细规划了总线控制器与主机间共享存储区的各个模块,运用双缓冲机制降低了消息传输延迟,通过对共享存储区的高效管理,缩短了总线传输多帧数据时的数据等待时间,加快了总线信息的传输速度,有效提高总线利用率。在配置有EXC-1553PCI/MCH板卡的工控机上验证得知,所设计的系统能够可靠地提高总线吞吐率,满足1553B总线向高速率发展的要求。  相似文献   

7.
A new protocol, fair distributed queue (FDQ), suitable for very high-speed metropolitan-area networks (MANs), is presented. FDQ is a slotted system implemented on a unidirectional fiber bus. It has similarities to distributed queue dual bus (DQDB), the IEEE 802.6 Standard for MANs, including the bus topology and same nodal hardware. Like DQDB, FDQ achieves full throughput efficiency independent of the bus length, the transmission speed, and the number of nodes. Unlike DQDB, FDQ allocates equal bandwidth under heavy load to all active users in a time period less than or equal to the round-trip propagation delay without wasting bandwidth. Its delay characteristics are studied via simulation and compared to DQDB. FDQ has lower average delays under Poisson load than DQDB with or without the bandwidth balancing (BWB) mechanism. Two distinct implementations of priority levels are given and their characteristics are discussed. It is shown that FDQ's delay and throughput characteristics are little affected with increasing distances or transmission rates. Thus, FDQ possesses excellent scalability properties which allow its total length to extend over 100 km and transmission rate well above 1 Gb/s  相似文献   

8.
传统数字调制解调设计采用FPGA+DSP或ADC的模式,通过传输总线完成数据的存储与传输,针对传输总线设计困难的问题,采用Xilinx新平台ZYNQ,充分利用PL部分并行运算能力强的特点完成了CPFSK解调算法IP核的设计,PS部分通过AXI总线访问IP核,传输速率高达10 Gbit·s-1,提高了对调制信号的处理速度,增加了系统的灵活性,降低了系统的体积和功耗,且便于在机载车载环境下的应用。  相似文献   

9.
USB-ARINC429是一种新型数据信息传输系统,这种传输系统在电信通讯系统中的应用,可以实现通信系统的强度提高,通讯信号的云系统数据传输的稳定性较强,大大提高了通信系统堵塞传输速率,对USB-ARINC429总线通信接口设计的研究,主要从USB-ARINC429总线系统设计的原理入手,进行通讯系统的设计分析.  相似文献   

10.
张锐  殷洁 《现代导航》2011,2(4):302-305
本文提供了一种新型航电系统实时数据处理平台的设计方案。该平台基于 VPX 总线和飞思卡尔 PowerPC 双核处理器技术,采用 RapidIO 总线作为数据总线,千兆以太网作为控制总线,具有数据传输率高,运算能力强,可靠性高等优点。  相似文献   

11.
在高速大容量远距离数据传输的领域,影响系统性能的主要瓶颈是数据传输的稳定性。介绍了一种基于光纤通信和PCI总线的传输系统,该系统可以将大容量数据通过光纤传到PC机上,并在PC机上通过软件显示和处理。经测试,该系统传输速率高、距离远、系统稳定、抗干扰能力强,适用于多个需要进行高速数据采集传输的领域。  相似文献   

12.
为实现大中型医院静脉输液网络化与智能化,设计了一种利用CAN总线和无线技术的输液监控系统。该系统包括执行机节点、CAN总线网络、主节点、无线数据收发系统、控制主机等。无线通信模块采用2.4 G的nRF2401通信芯片,而CAN总线通信模块采用SJA1000和PCA82C250,通过单片机控制,实现与其他节点通信。试验表明所设计的CAN总线和无线通信系统均能正常工作,数据传输错误率为0%。  相似文献   

13.
基于FPGA的PCI接口控制器设计与实现   总被引:2,自引:0,他引:2  
胡菲  卢益明 《电子科技》2006,(7):71-74,79
给出了一种基于FPGA实现PCI总线接口控制器的设计方案,从而解决了视频码流高速传输问题,使视频解码芯片能够实时解码.设计在Mode1Sim环境下对Verilog HDL源程序进行前仿真,在Xilinx ISE环境下进行逻辑综合、布局布线后下载到Xilinx公司生产的XC2V6000芯片内.在驱动和应用程序的配合下,FPGA实验板在33MHz时钟频率下,视频数据传输率达到42MB/s,数据传输效果很好,完全符合PCI总线的要求,为能够实时解码提供了高速码流.  相似文献   

14.
黄润龙 《电讯技术》2011,51(6):116-120
为了满足高度综合化机架间和机架内LRM之间大容量数据通信和高速与低速总线之间数据交互通信需求,集成高速总线FC、RapidIO、PCI和低速总线CAN、RS485、LVDS电平同步串行总线以及M-LVDS电平同步串行总线,设计了高度综合的总线技术硬件平台,满足了机架间640 Mbit/s有效数据带宽需求、机架内LRM之...  相似文献   

15.
基于TMS320F2812和USBI00的CAN—USB总线通信系统设计   总被引:1,自引:1,他引:0  
叶成  刘晓刚  刘春生 《现代电子技术》2011,34(2):176-178,181
介绍了一种基于DSP的CAN控制器和USB芯片的USB总线和CAN总线的通信模块的设计,提出了一种使用USB接口实现CAN总线网络与计算机连接的方案。利用USBl00芯片可在不了解任何USB协议的情况下,完成计算机RS232串口升级为USB接口,同时CAN接口采用DSP片上CAN控制器,硬件设计极为简单。在DSP的控制下,PC机与CAN节点可以双向通信,通信波特率可高达1Mb/s,传输数据稳定,可靠。实验证明,运用TMS320F2812片上eCAN模块来构成CAN总线通信系统更为简单,实用。  相似文献   

16.
An inductive-coupling programmable bus for NAND flash memory access in solid state drive (SSD) is presented. Compared to the conventional SSD, this wireless interface using relayed transmission reduces power consumption to 1/2, I/O circuit-layout area to 1/40, and achieves a data rate of 2 Gb/s in 0.18 ?m CMOS process. In addition, since this wireless interface enables one package to contain 64 chips, the number of packages is reduced to 1/8.  相似文献   

17.
PCI-Express中8b/10b编码解码器的设计与实现   总被引:4,自引:3,他引:1  
文章在研究了8b/10b编码原理的基础上.采用FPGA设计并实现了PCI-Express总线控制器中的8b/10b编码解码器。8b/10b编码是一种面向字节的二进制传输代码。这种代码特别适合于高速串行总线的数据传输。这种编码编码的基本特性是保证DC平衡。采用8b/10b编码方式,可使得发送的“0”、“1”数量保持基本一致。连续的…1或“0”不超过5位,从而保证信号DC平衡。8b/10b编码器可以通过一个5b/6b编码器和一个3b/4b编码器来实现。  相似文献   

18.
A bus architecture is proposed for reducing the operating power of future ULSIs. It uses new types of bus driver circuits and bus receiver circuits to reduce the bus signal swing while maintaining a low standby current. The bus driver circuit has a source offset configuration, achieved by the use of low-VT MOSFETs and an internal supply voltage corresponding to the reduced signal swing. The bus receiver circuit has a symmetric configuration with two-level conversion circuits, each of which consists of a transmission gate and a cross-coupled latch circuit. Fast level conversion is achieved without increasing the standby current. The combination of the new bus driver and receiver enables the bus swing to be reduced to one-third that of the conventional architecture while maintaining high-speed data transmission and a low standby current. A test circuit designed and fabricated using 0.3-μm processes verifies the operation of the proposed architecture. Further improvements in the speed performance are possible with device optimization  相似文献   

19.
SPI总线数据远距离传输实现   总被引:2,自引:0,他引:2  
SPI总线是一种应用广泛的短距离串行同步通信协议,针对SPI总线数据不能进行远距离传输的问题,本文介绍了采用RS422/RS485通信协议,利用MAX3045和MAX3093芯片构成RS422/RS485收发电路,将SPI总线数据由单端不平衡传输方式转换为双端平衡传输方式,利用5类双绞线作为传输介质,使得SPI总线数据可靠传输距离延长至1200m,扩展了SPI总线的应用范围。  相似文献   

20.
秦旭  王哈力 《现代电子技术》2010,33(19):159-161
为了提高发动机性能,采集发动机的实时工况信号,设计一种基于CAN总线进行传输的发动机数据采集传输系统。以英飞凌公司的8位单片机xC886作为核心,设计一套具有CAN接口的发动机数据采集传输系统。系统通过传感器采集发动机的温度、压力等工况信号,然后对采集的信号用信号调理电路变成O~5V或1~5V的标准信号。利用单片机自带的A/D装换功能,时数据进行A/D装换,最后利用CAN总线把所有数据上传到PC机,在PC机上对数据进行处理,方便使用。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号