首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 234 毫秒
1.
TMS320C6713是由TI公司生产的高精度浮点型DSP芯片。基于DSP6713设计的最小系统板对与DSP有关的科研试验以及工程等领域有着重要的应用价值。主要研究并介绍基于DSP-TMS320C6713控制系统的最小系统板的硬件设计,并就最小系统板设计过程中的注意事项做了详尽阐述。针对电源电路、复位电路、时钟电路、JTAG接口电路、扩展板接口电路和外部存储器扩展电路,提出可行的设计方案,该方案已作为模板电路实现。  相似文献   

2.
语音识别是当前研究热点之一,应用十分广泛。系统浮点运算量很大,所以采用浮点型DSP。文章主要研究以DSP处理器为核心的硬件系统,包括电源电路,复位电路,时钟电路,JTAG接口电路,外部存储电路和语音处理电路等,并对每个电路模块进行详细的阐述。该方案已经可以作为模板电路实现。  相似文献   

3.
张帅  张建军 《电子世界》2013,(21):62-64
针对32位定点TMS320F2812芯片的硬件电路扩展设计。设计主要包括供电电源芯片、复位电路、晶振、模数转换电路、数模转换电路、外部存储器扩展电路设计、接口芯片等;本文介绍了该DSP硬件电路设计的简要过程。  相似文献   

4.
司焕丽  胡杨川 《通信技术》2013,(12):104-106
给出了一套适用于SoC芯片的时钟和复位管理电路设计范例,详细介绍了SoC芯片中的时钟和复位管理电路的实现方案。其中时钟管理电路支持输入时钟可选、PLL动态变频、时钟门控管理和时钟状态查询功能,能够灵活的控制各模块输入时钟开启或关闭,很好的支持SoC芯片低功耗工作模式。复位管理电路支持复位输入控制功能和复位状态查询功能。复位输入控制可以选择使能或不使能复位源触发系统复位。  相似文献   

5.
本文提出基于DSP的音频信号处理系统的设计方法和电路。运用DSP技术和硬件电路设计知识进行了DSP最小系统设计,包括DSP芯片选型、电源设计、复位电路设计、时钟电路设计、存储器扩展设计、音频处理模块设计、JTAG接口等。最后以自行设计的高速DSP板为硬件平台,使用CCS软件,编写测试程序,经过多次软硬件调试和测试,验证了DSP最小系统板能正常运行,能满足基本信号处理的要求。  相似文献   

6.
基于DSP的导引头伺服平台控制器系统电源设计   总被引:1,自引:1,他引:0  
由于目前高性能DSP系统在降低功耗的同时必须考虑其外围器件的电源特性,所以对DSP系统电路提供电源时必须要考虑到DSP两种电压的供电特性。介绍一种基于DSP的导引头伺服平台控制器电路的电源设计方案。详细给出采用高效率的电压转换芯片为DSP提供核电压、I/O接口电压的应用电路;并设计电源监控与复位电路,以确保供电系统的稳定、可靠和高效。测试表明该电源系统具有较强的实用性和通用性,可以应用于一般的数字伺服控制系统。  相似文献   

7.
电源供电电路设计对DSP系统的可靠应用具有十分重要的意义。针对TI公司DSP芯片TMS320F2812的双电源供电电路,结合双电源供电芯片和上电复位芯片的应用特点,实现了1.9V的核电源和3.3V的I/O电源的双电源供电电路,并对电路中主要芯片的应用电路作了相应分析。在上电次序上,本设计满足I/0电源和核心电源的上电先后顺序要求。经验证双电源启动电路完全满足启动要求,所有设计电路工作稳定可靠,本设计为DSP应用系统稳定工作提供了有效的保障。  相似文献   

8.
设计了一种基于DSP和PowerPC的开放式伺服控制系统,该系统主要采用TMS320C6713微控制器实现通信及控制算法的运算。硬件部分介绍了双端口RAM电路、电源电路及复位电路,并提出了PowerPC端和DSP端基于双端口RAM芯片进行通信的方法。软件部分每400 us进行一次伺服采样运算并通过PID调节进行误差补偿。通过实验对PID算法部分进行参数整定及误差分析,结果证明,该伺服运动控制系统可达到良好的控制精度。  相似文献   

9.
DSP芯片中浮点加法器的速度制约着整个芯片的工作速度,浮点加法器中LOD电路的速度又是浮点加法器工作速度的瓶颈。因此,我们可以通过对LOD电路的改进,来提高整个DSP芯片的工作性能。我们从LOD的组成结构和逻辑两个方面进行设计,实现了一种快速、高效的LOD电路。它针对处理的数据格式为TMS320C3X扩展精度浮点数据格式。  相似文献   

10.
设计了一种完全满足高速高精度流水线A/D转换器的时钟稳定电路.通过在延迟环路中加入启动电路,使环路能在小于300 ns内快速锁定占空比,锁定精度为50%±1%.拥有20%~80%的占空比输入,且能很好地抑制外部时钟抖动,时钟抖动小于100 fs.电路采用0.35 μm工艺制作,芯片面积为0.5 mm×0.3 mm,在3.3 V电源电压下,功耗小于78 mW.  相似文献   

11.
A single chip high-performance digital signal processor (HSP) has been developed for speech, telecommunication, and other applications. The HSP uses 3 µm CMOS technology and its architecture features floating point arithmetic and pipeline structure. By adoption of floating point arithmetic, data covering a wide dynamic range (up to 32 bits) can be manipulated. The input clock frequency is 16 MHz, and the instruction cycle time is 250 ns. Efficient signal processing instructions and a large internal memory (program ROM: 512 words; data RAM: 200 words; data ROM: 128 words) make it possible to construct a compact speech analysis circuit by the LPC (PARCOR) method with two HSP's. This paper describes HSP architecture, LSI design, and a speech analysis application.  相似文献   

12.
从方法优化和电路设计入手,提出了基于片上系统(SOC)的复位方法和时钟复位电路.设计了片外按键复位电路、片内上电电路、晶振控制电路、片内RC低频时钟电路、槽脉冲产生电路、分频延时电路、时钟切换电路及异步复位同步释放电路等电路模块.以上电路模块构成了片上系统的时钟复位电路,形成了特定的电路时钟复位系统.该时钟复位系统将片外按键复位与片内上电复位结合起来,形成多重复位设计,相比单纯按键复位更智能,相比单纯上电复位则更可靠.另外,该时钟复位系统还采用了片内RC振荡时钟电路等一系列电路,借助片内RC时钟实现对芯片的延时复位,进而在保证复位期间寄存器得到正确初始化的同时,还使得芯片能够始终处在稳定的晶振时钟下正常工作.相比传统的时钟复位电路,该时钟复位系统既便捷,又保证了系统初始化和系统工作的可靠性.  相似文献   

13.
金光  娄刘娟 《电子设计工程》2011,19(6):122-124,132
为了满足数据采集及信号处理系统中对数据实时性的要求,采用TMS320VC5509为中心处理器,并对A/D转换、电源及复位电路、时钟电路、JTAG仿真电路等外围硬件进行了设计,使其能够在高速采样信号下,及时对数据进行处理,达到系统对处理速度的要求,实现了一种基于DSP的高速数据采集系统设计。  相似文献   

14.
崔准 《现代导航》2018,9(3):211-215
本文设计一种基于 SOC 芯片的通用处理模块,采用 SOC 内嵌的两个 RAM 分别实现不同 CPU 功能的方式实现通用处理模块的功能。模块实现了信号处理、信息处理、链路处理和话音处理等通用模块需要的功能,完成了 ADC 电路、DAC 电路、时钟电路、电源电路、话音电路等功能电路的设计和测试,为后续设备的小型化和通用化提供了扎实的研究基础和硬件支撑。  相似文献   

15.
ADSP Tiger SHARC 101S数字处理器是美国Analog Device公司最新推出的定/浮点信号处理器,该处理器对大的信号处理任务和通信结构进行了专门的优化,能够方便实现多片并行处理系统扩展。介绍了Tiger SHARC DSP芯片的主要特点,并用多片Tiger SHARC DSP芯片构成了一个典型的通用雷达信号处理系统,估计了系统的运算量,讨论了DSP复位波形的要求以及与CPLD配置芯片的关系,说明了DSP的电源供电和功耗的计算方法。该系统具有结构灵活、可编程性好、可扩展性强的特点。  相似文献   

16.
介绍了基于I2C总线的电子实时日历时钟PCF8583芯片的内部结构特点与重要寄存器。描述了它在学生公寓智能电能管理系统中与TMS320LF2407ADSP的硬件接口电路,以及通过DSP的2个通用I/O口来模拟I2C总线实现对PCF8583读、写的软件程序设计方案,并说明了采用软件解决PCF8583年扩展问题的具体方法。实践证明,本设计方案运行可靠、效果良好,可为其他控制系统设计提供借鉴。  相似文献   

17.
用FIFO设计A/D与DSP之间的接口   总被引:8,自引:0,他引:8  
在采用CCD对非透明薄板厚度的测量系统设计中,采用高速A/D和DSP等器件进行电路设计可以确定CCD的像点位置。由于A/D转换器的采样速率和DSP的工作时钟频率相差非常大,为了提高DSP的工作效率,避免数据丢失和控制方便,采用小容量的FIFO作为两者之间的接口可以产生很好的效果。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号