共查询到20条相似文献,搜索用时 15 毫秒
1.
本文主要论述了利用可编程逻辑器件FPGA进行测频计数和实施控制实现频率计的设计过程。该频率计利用等精度的设计方法,克服了基于传统测频原理的频率计的测量精度随被测信号频率的变化而变化的缺点。 相似文献
2.
3.
基于NiosⅡ的等精度频率计设计 总被引:2,自引:0,他引:2
采用NiosⅡ作为系统控制单元,辅以适当的软、硬件资源完成以FPGA为核心的等精度频率计设计。利用FP—GA对同步门的控制,使被测信号和标准信号在实际闸门时间内同步测量,实现了等精度频率测量,提高了测量精度。利用NiosⅡ技术开发的频率计具有硬件结构简单、性能稳定可靠的特点.并且可以灵活地实现定制应用。 相似文献
4.
用单片机实现双计数器多周期同步法频率测量 总被引:5,自引:0,他引:5
介绍了双计数器多周期同步法频率测量原理,给出了用单片机实现的具体实现方案。系统克服了直接频率测量存在的测量相对误差随着被测信号频率变化而变化的缺点,实现了整个测频范围内测量的精度相同,对系统测频范围从软件和硬件两方面也做了讨论。该系统电路简洁,使用灵活,可以单独作为频率计使用,也可以嵌入到一些需要测量频率的系统中使用。 相似文献
5.
基于传统测频原理的频率计的精度将随着被测信号频率的下降而降低,在实用中有较大的局限性。在雷达、线电接收机等信号处理中,为了准确测量和定位,对计数器的计数精度有极高的要求。而在测频时为了保证对不同频率的输入信号都能进行精确测量,还需要采用等精度测量。等精度频率计不但具有较高的测量精度,而在整个频率区域内精度保持恒定。当输入信号为正弦波、方波、三角波等周期信号时,我们可以利用等精度原理,设计智能通用计数器并以此来测量信号的频率。 相似文献
6.
等精度频率计是在数字逻辑电路中的典型应用,它也是现代微电子领域中不可缺少的测量仪器。本设计就是根据等精度的测频基本原理,提出的整体设计方案。以FPGA芯片为核心电路,采用VHDL语言编写子电路程序组建出顶层原理图,通过运用QuartusⅡ软件,进行编译仿真,最后下载到实验电路板。依照实际中频率计的使用情况,设计了八位数码管显示的等精度频率计,能够提高频率测量的精准度,减少测量误差。 相似文献
7.
8.
9.
10.
基于CPLD的宽频带及量程自动切换数字频率计 总被引:1,自引:0,他引:1
结合采用测频法与测周期法这两种频率测量方法,可以大大提高数字频率计的频带以及测量精度.介绍了基于CPLD(复杂可编程逻辑器件)的宽频带且能自动切换量程的高精度数字频率计的基本原理,并给出了系统的相关设计. 相似文献
11.
12.
13.
14.
本文介绍了等精度测频原理,并对其进行了误差分析。同时提出了一种基于FPGA 的等精度测频原理的频率计的实现方案。等精度测频可以实现对大动态范围频率信号的高精度测量。 相似文献
15.
给出了基于EDA技术并结合测频法和测周法来设计一个频率测量系统的具体方案,该方案在高频时采用测频法,而在低频时采用测周法,且两种测量方法在频率分界点可以自动转换,从而在一片FPGA芯片上实现了高低两种数字频率计的设计. 相似文献
16.
一种基于单片机的数字频率计的实现 总被引:1,自引:0,他引:1
设计一种以单片机AT89C51为核心的数字频率计,介绍了单片机、数字译码和显示单元的组成及工作原理。测量时,将被测输入信号送给单片机,通过程序控制计数,结果送译码器74LS145与移位寄存器74LS164,驱动LED数码管显示频率值。通过测量结果对比,分析了测量误差的来源,提出了减小误差应采取的措施。频率计具有电路结构简单、成本低、测量方便、精度较高等特点,适合测量低频信号。 相似文献
17.
18.
19.
20.
提出一种基于单片机AT89S52控制的数字频率计的设计新方法。该方法将待测频率信号经过整形放大后输入单片机,然后由单片机控制内部计数器分别对待测信号和标准信号同时计数,再经运算处理得到测量结果,可自动量程转换,并由1602ALED显示器实时显示。该设计与传统测频系统相比,具有体积小、成本低、低功耗、精度高等优点,适用于各种测量电路。 相似文献