首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
基于FPGA的1553B总线接口板设计   总被引:1,自引:0,他引:1  
基于FPGA的1553B通信网络的多路总线传输接口板,采用FPGA片内实现.通过Verilog程序和调用QuartusⅡ软件内部宏模块完成.包括双冗余曼彻斯特Ⅱ编解码及串并转换、总线传输逻辑、终端协议和消息处理、内存及控制器及子系统模块.编写Verilog代码时,检测信号采用跳变沿检测而避免电平检测,可提高系统可靠性.  相似文献   

2.
利用FPGA设计直接数字频率合成器(DDS),通常是采用硬件描述语言与原理图输入相结合的方法。对设计者的硬件基础要求较高,且要求熟悉硬件电路设计语言,综合性较强。提出一种基于DSP Builder的直接数字频率合成的设计方法,在DSP Builder软件中完成FPGA DDS的模型设计,在Simulink软件中完成图形界面下的建模、仿真和系统集成。设计实例表明:通过系统参数的设置可方便地对信号的频率及相位进行修改,继而缩短了研制周期,为DDS设计提供了一种新的设计方法。该方法无需编制复杂的程序代码,利用DSPBuilder软件友好的图形开发界面就可进行系统设计,且开发环境与QuartusⅡ软件交互性强,便于修改,具有良好的可重配性。  相似文献   

3.
基于DSP和FPGA水下目标主动跟踪系统硬件设计   总被引:1,自引:0,他引:1  
数字信号处理系统是水下目标主动跟踪系统的核心,采用了数字信号处理器(DSP)和现场可编程门阵列(FPGA)设计了数字信号处理硬件系统,给出了硬件框图,介绍了各个组成芯片的功能,解决了DSP的硬件资源分配问题,完成了存储器接口设计、电源与散热设计以及FPGA接口逻辑设计.硬件平台具有强大的数字信号处理能力,合理的FPGA接口逻辑简化了DSP软件设计任务.试验结果表明,信号处理平台能够实时完成水下双目标信号的时延估计,估计精度高,满足了水下目标主动跟踪系统的要求.  相似文献   

4.
基于CPLD报靶系统的信号采集   总被引:4,自引:0,他引:4  
某报靶系统由传感器数据采集、无线传输、数据处理和液晶显示模块构成.其数据采集和前期处理电路除无线发射模块外用1片CPLD芯片实现,该芯片运用AHDL语言编写,分为整理和封锁宽度、分频、环数提取、计数及发送编码等模块,每个模块可单独仿真调试,最终形成系统逻辑.以MAX PLUS Ⅱ进行开发仿真表明,系统可靠性高,电路功耗低.  相似文献   

5.
介绍了PRF跟踪器的原理以及确定雷达脉冲被准确跟踪的准则,详细阐述了滤波器和数字式跟踪器的组成及各部分功能.应用高性能FPGA实现多路脉冲重复频率跟踪器,实现全硬件跟踪,解决了密集信号环境下信号跟踪的实时性问题,提高了可靠性、灵活性,提高电子战设备的信号分选和信号处理能力.  相似文献   

6.
宋扬 《航空兵器》2009,(3):62-64
描述直接数字合成的原理和技术特点,介绍利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理、电路结构和优化方法。重点分析DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的FLEX10K系列FPGA芯片进行直接数字频率合成的VHDL源程序。  相似文献   

7.
以用于图像匹配试验的空载固态记录器的研究为背景,文中设计了高速、大容量空载固态记录器中的控制模块.首先介绍了系统的组成和总体设计,然后在此基础上详细提出了控制单元模块和存储单元模块的设计方案,并对其中的关键技术如流水线技术加以具体说明,最后在现场可编程门阵列FPGA中用VerilogHDL硬件描述语言实现了控制逻辑,很好的完成了空载固态记录器中控制模块的设计.  相似文献   

8.
在遥测系统中,接收设备多采用了PCI总线标准接口,该接口具有数据传输速率高的特点,但是PCI总线的速度和接收设备的数据传输速度不匹配。主要探讨了如何利用FPGA可编程芯片,采用Verilog HDL标准硬件描述语言,实现PCI总线对遥测系统中的数据接收设备的读取接口模块设计。  相似文献   

9.
基于FPGA的大规模矩阵开关设计   总被引:2,自引:0,他引:2  
张洪刚  邢焕革  王德石  胡坤 《鱼雷技术》2006,14(2):44-46,60
高效、可靠的矩阵开关模块是测试系统实现通用性的关键,本文介绍了一种基于FPGA的大规模矩阵开关设计方案。该设计采用FPGA作为实现控制逻辑的核心部件,采用单片机控制FPGA的配置和工作过程。文中给出了具体的硬件电路设计,重点介绍了单片机的软件设计思路和FPGA的内部编程实现。该方案具有开关规模大、成本低、通用性强等特点,可广泛应用于PXI等大规模测试系统中。  相似文献   

10.
针对GPS技术在飞行弹丸上的应用,低速单片机由于其对信息的处理速度较慢,很难准确、实时的采集到运动弹丸的GPS定位信息,提出以C8051F单片机为处理核心的弹载GPS信号采集系统,主要对信号采集系统的天线、电源及硬件接口进行了改进。实验结果表明:利用高速单片机可以使信号采集和存储同步,较为准确地采集到弹丸的飞行参数,进而分析出弹丸的飞行轨迹,为提高弹药的打击精度提供帮助。  相似文献   

11.
论述了CORDIC算法原理和实现FFT的硬件设计方案,并通过波形仿真,验证了其功能的正确性。由于采用了CORDIC算法的全流水线结构,使复杂的复数乘法变成了加减法和移位运算,设计的FFT模块具有速度快、占用硬件资源少的特点,适合在噪声调频干扰信号检测、雷达信号频率检测等要求实时性强、速度高的系统上运用。  相似文献   

12.
在战术数据链系统中,战术单元随时都有可能被摧毁而引起网络拓扑结构动态变化,导致系统服务效率降低。为了解决这一问题,基于动态调整轮询顺序的思想,提出一种自适应轮询接入控制协议(APACP)。采用概率母函数的方法和嵌入式马尔可夫链理论对系统进行建模,得到系统平均排队队长和平均轮询周期的解析解;利用数学软件MATLAB和现场可编程门阵列仿真验证协议的正确性。仿真结果表明,APACP能够根据战术数据链网络拓扑结构的动态变化自动调整轮询顺序,明显降低系统平均排队队长和平均轮询周期,克服传统轮询接入控制协议中空轮询的问题,节约了服务时间,提高了服务效率,改善了系统性能。  相似文献   

13.
基于HMC1022磁引信的信号采集模块设计   总被引:1,自引:0,他引:1  
基于HMC1022磁引信的信号采集模块,其硬件电路包括磁探测电路、信号放大电路、信号滤波电路和基于MSP430F149芯片的A/D转换电路.模块软件采用C语言编写,并在ICCAVR集成环境中编辑、编译.实验结果证明整个系统具有精度高、功耗低、接口方便和微型化的优点.  相似文献   

14.
为降低交通事故的发生率,设计一种基于现场可编辑门阵列的雷达后端电路方案。阐述雷达后端电路主 要实现的功能,对雷达后端电路进行分解,对信号采集电路、FPGA 电路、电源电路、DDS 电路进行分析,实现毫 米波雷达后端数字处理板的设计,并通过车辆进行外场测试。测试结果表明:该系统能够改善雷达探测的实时性, 保障驾驶员的行驶安全。  相似文献   

15.
在介绍Xilinx Virtex-5FPGA的基础上,说明了PCI9556与DSP TS-201的接口实现方法,并详细给出了FPGA内部的模块设计流程图及其相应的读写操作时序。实现了利用Virtex-5作为桥接芯片的多DSP与PCI9656的接口设计。  相似文献   

16.
基于战术数据链在现代信息化战争中的应用背景,针对传统轮询协议存在的功能单一和不能满足实际应用中优先传输控制的问题,提出了一种具有优先级的轮询接入控制协议(PPACP)。该协议可以根据系统中站点的优先级别,设定优先级别最高的站点为网控站,其余站点为从属站。仿真结果表明,PPACP能够改善传统轮询协议存在不足,较好地适应战术数据链中对于最为紧急的作战报文的优先传输要求。利用现场可编程门阵列对PPACP进行设计,通过仿真测试,验证了该设计的正确性。  相似文献   

17.
针对目前种类越来越多的武器系统科研背景,开发出一种通用型的导弹弹载记录仪以满足不同项目背景的测试要求变得十分必要,文中提出了一种基于结构的通用导弹弹载记录仪设计方案,以实现对各种不同电器接口信号的测试。详细介绍了这种方案的硬件结构设计和软件设计。此种设计方案合理可行,满足了通用导弹弹载记录仪实时性、大容量、多接口的设计要求。  相似文献   

18.
针对传统的被动雷达导引头信号处理系统在预测宽波门中会存在异部雷达信号的不足,研究了载频、相位差等参数,通过在FPGA中构造的相位累加器与控制逻辑进行实时的预测相位差的变化趋势,给出了相位差的剔除门限和精确的跟踪窄波门,由于采用FPGA设计节省了DSP的资源,减少了系统的复杂性,提高了系统的跟踪精度,在实际的应用中取得了良好效果。  相似文献   

19.
针对多通道模拟信号的远程监测需求,设计一种基于以太网的远程双通道信号采集传输装置。基于FPGA 和高速AD 设计双通道模拟信号采集模块,通过FPGA 片上双RAM 模块的乒乓操作实现两路数字信号的高速缓存与 发送,基于UDP 传输协议和千兆网络芯片RTL8211DG 实现数字信号的远程传输,远程接收端根据接收到的UDP 包Mac 地址的不同分别缓存至不同的RAM 块。结果表明:该设计能实现两路信号的复现,具有较强的通用性、移 植性和拓展性。  相似文献   

20.
多目标信号形成系统采用了DSP FPGA结构,用现场可编程门阵列(FPGA)实现回波之间的时延.DSP将计算出的回波信号数据存于双口RAM,并为数据转换提供时序控制信号,读数据地址信号及双DA的时钟转换信号.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号