首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
阐述了采用双积分模数据换IC对两个模拟量同时进行数据采集和转换的情况,并进行了偿。提供了与8031接口的详细电路,及软件流程图。介绍了原理,给出了实验结果。  相似文献   

2.
通过对双积分A/D转换过程及其原理的分析,结合8031单片机定时计数器的特点,设计出一种新的A/D转换电路.详细介绍了这种转换电路的硬件原理及工作过程,给出了实用的硬件电路与软件设计框图.通过比较分析,可以看出这种A/D转换电路性能价格比较高,软件编程简单,并且转换速度和精度优于一般的A/D转换电路.这种设计思路为数模转换器(A/D)的升级提高指出一个明确的方向.  相似文献   

3.
本文介绍了在使用单片机的小型智能仪表中采用4 1/2位双积分A/D转换器ICL7135的几种接口电路,这几种设计能够显著的节省单片机用于接口的I/O线。  相似文献   

4.
通过对双积分A/D转换过程及其原理的分析,结合8031单片机定时计数器的特点,设计出一种新的A/D转换电路,详细介绍了这种转换电路的硬件原理及工作过程,给出了实用的硬件电路与软件设计框图。通过比较分析。可以看出这种A/D转换电路性能价格比较高,软件编程简单,并且转换速度和精度优于一般的A/D转换电路。这种设计思路为数模转换器(A/D)的升级提高指出一个明确的方向。  相似文献   

5.
从力学中的一个实际问题出发,在理论上探讨了双积分模型的时间最优控制,寻求满足边界条件的控制序列,总结出控制规律。  相似文献   

6.
依据各类模拟数字转换器A/D器件的基本原理,论述A/D技术规范、接口技术要点及技术应用中的注意事项,并给出几种应用的例子,对A/D转换器应用具有参考价值  相似文献   

7.
利用砷化镓场效应管器件的非线性特性设计了一个单端毫米波段二倍频器,输入频率为27次谐波抑制大于25 dB。芯片总面积(含pad)为1.068 mm ×0.495 mm。  相似文献   

8.
针对单相并网变流器的同步问题,为了消除传统正交虚拟信号生成中的延迟环节,结合坐标变换,提出了一种基于双派克变换的无正交虚拟信号的同步单相锁相环设计方法。将单相信号作为派克变换的一相输入,另一相为零,通过两个派克变换,最终获得单相信号的频率和相位,并验证了算法的正确性。分析了基于双派克变换的数字锁相环系统结构;解决了数字系统初值优化的问题;设计了相应的压控振荡器和滤波器及双派克变换的程序结构,实现了系统的数字化设计。仿真和实验结果表明,所设计的基于双派克变换的数字锁相环可准确快速地实现锁相功能。  相似文献   

9.
为降低小数分频模拟锁相环的相位噪声,并改善采用传统异或门倍频器对参考时钟进行倍频时引起的锁相环输出杂散,提出了一种集成占空比校准的低杂散参考时钟倍频器.该倍频器对输入时钟进行倍频后输出参考时钟到锁相环,通过降低锁相环的分频比有效降低了锁相环输出信号的相位噪声.针对由倍频器输入时钟占空比误差引起的参考时钟频率抖动及锁相环...  相似文献   

10.
把双尺度差分方程推广为一般的双尺度积分谢谢中,研究了其解的存在性条件及解的求法。在此基础上,提出了半连续子波变换的概念,给出了其快速塔式分解算法和基于框架的综合算法,构造了3个半连续子波函数类,并应用于宽带相关处理中。基于双尺度积分方程的半连续子波变换保留了连续子波变换和离散子波变换的优点,克服了其缺点。  相似文献   

11.
锁相倍频器的相位抖动及其抑制措施   总被引:3,自引:0,他引:3  
定量分析了数字式锁相倍频器输出信号的相位抖动 .针对抖动产生的两个主要原因 ,在环路前和环路中分别插入窄带滤波器和辅助环路滤波器 .此外 ,利用一个基本的锁相环路作为跟踪式相位滤波器 ,可进一步提高锁相倍频器输出的频谱纯度  相似文献   

12.
介绍了一种改进的锁相环-锁频锁相环的电路结构和工作原理,该锁相环适用于既需要大的捕捉范围同时又需要窄带跟踪的应用领域。目前,锁相环在高清晰度电视VSB传输系统载波恢复中得到了应用。  相似文献   

13.
描述了基于CSA(Current Steer Amplifier)架构的压控振荡(VCO)的锁相环设计和仿真.电路设计基于0.25μm CMOS工艺.SPICE仿真结果显示,锁相环在2.5 V外加电源电压时,工耗为12.5 mW,锁相环锁定时间大约400 ns.  相似文献   

14.
针对系统频率波动、开关器件动作产生大量的谐波等问题,快速、准确地提供同步相位,是基于电压源型换流器的高压直流输电系统实现控制和保护的关键问题.通过引进软件锁相环概念(SPLL),并结合VSC-HVDC系统能瞬间实现有功、无功解耦的特点,设计了双鉴相器的三相锁相系统.通过消除二倍频,抑制了引起误差的主要因素,同时使PI调...  相似文献   

15.
对于输入和输出信号频率接近或者近似成整数倍关系类型的频率变换,利用目前的锁相技术很难解决.基于异频信号间的相位差变换规律,采用相位重合点检测电路、等效鉴相电路、可调偏置型环路滤波器等设计了一种新型的锁相环.实验结果表明,上述锁相环具有低噪声、高稳定度、输出频率便于调整等特点.  相似文献   

16.
基于等效鉴相频率的新型相位噪声测量系统   总被引:1,自引:0,他引:1  
提出了一种基于等效鉴相频率的新型相位噪声测量系统。利用频率信号间相位差周期性变化的规律,无需频率归一化便可完成相互间的线性相位比对。通过参差鉴相器获取相位差信息,经低通滤波及相关信号处理后得到参考源的压控信号,进而实现相位锁定并在锁定后提取被测信号的相位噪声信息送入频谱分析仪,从而实现了相位噪声的高精度测量。该系统可以用一个参考源完成任意频率信号的相位噪声测量,而且参考源的相位噪声低、频率稳定度高、压控范围宽。实验结果和分析表明了该系统设计的合理性和先进性,与传统相噪测量系统相比,具有测量精度高、电路结构简单和成本低的优点,具有广泛的应用和推广价值。  相似文献   

17.
三阶3型锁相环研究   总被引:1,自引:0,他引:1  
由于稳态相差的原因,传统的二阶锁相环无法跟踪频率斜升信号,这里提出一种采用2型环路滤波器的锁相环路,对频率斜升信号具有较好的锁定效果.给出2型环路滤波器的一般传函形式,分析了三阶3型PLL的稳定性、阶跃响应,推导出三阶系统阻尼系数ζ的合适值.通过双线性变换法实现其数字化,并给出了三阶3型PLL环路滤波器的数字实现框图.结果显示,三阶3型PLL,可跟踪频率斜升信号.因此,深空测控中可采用三阶3型PLL进行多普勒信号的捕获、跟踪.  相似文献   

18.
Based on thecontinuous character of the phase difference group between frequency signals of different nominal values, a method for direct digital phase lock between the different nominal value signals is proposed. The A/D converter is utilized to extract digital voltage value of the controlled frequency signal,whichreflects the phaseinformation. The switch point of the gate is generated by extracting the zero-crossing digital voltage value,then the frequency offset is obtained, on the basis of which the control voltage is obtained to control VCOCXO, and the frequency is locked. The experiment shows that the noise brought by the common complex circuit is reduced because of the simplified frequency transformation circuits, so that high precise locking is realized. The short term stability can reach the 10-12/s order of magnitude,and the phase noise index is good.  相似文献   

19.
本文具体介绍了用于井下中频单边带通信机中频率合成器,详细分析了电流型鉴频,鉴相合成器锁相环的性能和特点,并且设计了电流型鉴频,鉴相合成器锁相环的实现电路  相似文献   

20.
一种低频高精度全数字化倍频器   总被引:8,自引:0,他引:8  
论述了一种全数字化倍频电路的设计,并对电路的精度及工作特性进行了详细分析。该倍频器可工作在低频范围内,通过改变时钟频率,也能够工作在高频段范围。它具有捕捉速度快、跟踪精度高、相位误差小、线路简单、工作可靠等特点,与一般数字倍频器相比其误差减小一倍、输入频率范围增大一倍。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号