首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 132 毫秒
1.
《微型机与应用》2015,(21):27-29
利用LabView图形化虚拟仪器开发平台,设计一个基于FPGA的DDS(直接数字频率合成)信号发生器。通过FPGA的下位机和LabView上位机的配合使之能够输出多种固定波形和任意波形,在不用改变硬件平台的情况下,能够随时对系统进行重构或拓展开发。  相似文献   

2.
FPGA实现任意波形发生器   总被引:1,自引:0,他引:1  
为研究可控频率且稳定的简单波形信号,介绍了一种利用现场可编程门阵列(FPGA)实现基于直接数字频率合成(DDS)技术的任意波形发生器(AWG)。以SEED-XDTKFPGA实验箱为系统平台,搭建任意波形发生器系统,用硬件描述语言(VerilogHDL)编程实现DDS部分。通过在ModelSim环境下仿真,得到正弦波、锯齿波和方波波形,在数字示波器上得到频率为1.5625MHz正弦波形,在信号处理中具有更好的实用价值。  相似文献   

3.
通过修改传统的直接数字频率合成(DDS)设计方法,提出了一种基于查找表的无相位截断误差的DDS设计方案并用FPGA平台予以实现。该方案不做相位截断,并利用幅度量化的数学特性建立查找表,在查找表深度可容忍的前提下大幅降低了杂散噪声,减轻了存储量对提高信号精度的限制,消除了传统设计中相位截断给最终输出信号频谱的影响,提高了DDS的性能。  相似文献   

4.
基于FPGA的DDS研究与设计   总被引:1,自引:0,他引:1  
利用FPGA芯片及D/A转换器,采用直接数字频率合成技术,通过EDA开发软件,在线编译DDS信号源设计文件到FPGA开发板上,得出一个频率、相位可调的止弦信号发牛器系统模块.经过设计和电路测试,输出波形达到了技术要求.基于FPGA的DDS信号源,只要改变存储波形信息的ROM数据,就可以灵活地实现任意波形发生器.  相似文献   

5.
介绍了一种基于PC机、单片机、FPGA和数字频率合成技术(DDS)的任意波信号发生器的设计方法;其中基于FPGA的DDS模块电路采用Verilog HDL语言和原理图相结合的方式设计,上位机的信号源面板以及波形编辑生成系统则基于LabVIEW图形化语言设计;基于FPGA的任意波形发生器,可以在不改变硬件平台的情况下,随时对信号源系统进行重构或升级,使得应用非常灵活和方便;特别是可以通过USB2.0接口和PC机连接,使得任意波的产生更加方便和快捷;实验结果表明整个设计可以产生0.01Hz~10MHz的任意波及正弦波、方波、三角波等常规的函数信号。  相似文献   

6.
结合虚拟仪器技术,设计了一个基于FPGA的DDS信号源。通过基于FPGA的下位机和LabVIEW的上位机配合,使之能够输出几种固定波形和任意波形。  相似文献   

7.
针对高频手术器在不同工作模式下驱动频率各不相同的特点,同时考虑到驱动器高可靠性的要求,利用FPGA芯片,将直接数字频率合成(DDS)技术应用于MOSFET高频驱动电路的输入脉冲波形产生过程中.受控频率的脉冲可以通过高压隔离电路控制.功率模块,最后输出手术器所需的信号.仿真结果表明,采用DDS技术可以很好地满足驱动器的设计需求;基于FPGA的驱动脉冲发生器具有很高的可靠性.  相似文献   

8.
针对基于FPGA的DSP技术,论文提出了一种基于DspBuilder的DDS模块化设计方案,由设计出的基本DDS模块产生了2PSK、2FSK信号,仿真结果显示该DDS频率及相位可灵活调整,具有较高的频率分辨率,能够实现频率及相位的快速切换。  相似文献   

9.
分析了线性调频(LFM)信号的时频特性,分析了基于直接数字频率合成器(DDS)技术的信号产生原理,在此基础上,选择ALTERA公司的Cyclone II系列的FPGA芯片EP2C70F896C6FPGA,采用 ROM 查找表技术,基于QUARTUSII系统提供的 PLL 锁相环IP核设计系统时钟,设计产生带宽B=10MHz,时宽 的LFM信号。通过调用Modelsim仿真工具进行RTL仿真验证,FPGA电路仿真的结果与MATLAB仿真结果相符。  相似文献   

10.
针对电磁兼容性试验中超宽带、高精度、多功能激励源的需求,采用了一种基于“FPGA+PLL+DDS”的频率合成技术,实现了一定频率范围、调制方式灵活可控的信号发生器。设计的信号发生器中,FPGA负责解析并执行上位机下发的指令,同时计算相关DDS控制字并通过并行SPI更新DDS芯片配置,最终输出满足需求的调制信号。测试结果表明设计的信号发生器功能、指标均达到了电磁兼容性试验要求,现已应用于某电磁兼容性试验测试设备中。  相似文献   

11.
基于DDS技术的多普勒信号模拟器设计   总被引:1,自引:1,他引:0  
在外场试验条件下对弹丸速度进行测量,不仅测量成本高、周期长,而且在试验条件不允许的情况下,也无法完成对测试系统的验证,针对这些问题,提出了一种基于DDS技术的多普勒信号模拟器设计方案;根据其基本工作原理,硬件上进行了单片机最小系统和DDS最小系统的设计,软件上利用LabVIEW软件构建了虚拟控制平台,并详细分析了系统的控制字和控制时序;结果表明,设计的DDS多普勒信号模拟器整机结构简单,用户可操作性强,且容易升级,可广泛应用于测速雷达及其相关测试平台的检测。  相似文献   

12.
提出了全数字化调频激励器的总体框架,详细阐述了立体声信号的预处理及基带信号的合成,论证了采用高速DDS芯片实现直接频率调制的可行性,完成了基于DSP+FPGA+DDS结构的软硬件平台设计。与其他的模拟调频方式相比,全数字调频激励器中的信号合成方法结构简单,误差小,减少了模拟电路,降低了硬件电路调试的难度,系统各项性能指标都有了很大的提高,证实了调频激励器全数字化的可行性。  相似文献   

13.
继电保护硬件平台测试软件一体化设计   总被引:2,自引:1,他引:1  
根据不同的应用需求,继电保护硬件平台外围功能设备上会存在一定的差异.为解决硬件平台测试软件通用性差、重复设计问题,设计了一种基于配置文件的测试软件架构,采用层次化、模块化的设计思想.此方法提高了测试软件的通用性、可扩展性,实现了测试软件结构的一体化.本文对软件架构的各组成部分,包括配置文件、嵌入式测试软件及上位机软件等进行了详细介绍,并对软件的使用方法举例说明.目前该测试软件在MPC8309硬件平台测试中取得了良好的效果,并且方便移植和应用到其他硬件平台测试中.  相似文献   

14.
基于S3C2410的触摸屏及其组态系统的设计与实现   总被引:1,自引:0,他引:1  
主要介绍基于S3C2410的触摸屏及其组态系统的构建过程,包括硬件平台的设计,系统软件的设计以及组态软件系统的设计。硬件平台设计提出了整个硬件平台的架构,系统软件的设计阐述了引导加载程序,嵌入式Linux以及根文件系统的设计过程;组态系统的设计包括PC端的画面编辑软件和触摸屏端的画面运行系统的设计。  相似文献   

15.
可自主编程的智能玩具使得智能玩具更具有灵活性和生命力,充分激发了使用者的智力和想象力,具有广阔的市场前景。该文主要实现一个可自主编程的智能玩具开发平台。将开发平台分为机械平台、硬件平台和软件平台三个部分。PC方软件平台使用图形化设计方法,用户选择和连接相应的图标控件设计智能玩具的执行程序,不需要直接编写程序代码,相应的C代码由平台软件直接生成。最终程序编译后将机器码固化到硬件平台中。  相似文献   

16.
谐振法是测量RLC参数的三大方法之一,要解决的主要问题是频率稳定性及测试时间较长的问题,以DDS作为激励信号,能较好地满足谐振法高精度测量的要求。文中硬件给出了具体电路参数,软件给出了相应软件流程,总结了提高性能的方法。  相似文献   

17.
提出了一种基于DDS技术和FPGA的MSK调制方法。首先介绍了MSK调制和DDS的基本原理,之后通过软硬件结合的方式进行了MSK调制的设计,仿真和实现。软件方面采用VHDL语言进行了模块设计和时序仿真,硬件部分利用ALERA公司的EPlC6Q240C8做控制板,在高性能DDS模块AD9854上实现。试验表明:用文中设计调制电路可得到稳定的MSK波形。  相似文献   

18.
在高端嵌入式平台TITMS320DM642基础上,完成了机器视觉系统的总体设计,具体给出了系统硬件设计和系统软件设计。在PC平台上进行了机器视觉相关算法的验证和实现。以门牌识别为例,详细介绍了机器视觉算法在DM642平台上的移植和优化的实现过程。最后对本文所研究的系统功能和创新点进行了总结。实际应用表明,本文设计的机器视觉系统具有较好的合理性和实用性。  相似文献   

19.
基于PCI总线的定时同步卡研制   总被引:2,自引:2,他引:0  
在测控系统中,随着板卡或设备数目的增加,为确保各部分协调工作,提供统一的定时和同步信号变得越来越重要;针对这种需求,以定时和同步的基本原理为开发背景,研制了一种基于PCI总线的CPLD+DDS结构的定时同步产生系统,以一片PCI9030、一片EPM240和一片AD9954为主要芯片,构成了一个集时钟生成、路由及触发分配为核心的通用标准化的硬件,并详细介绍了该系统的软硬件设计方案;尤其在板卡的驱动程序设计方面,介绍了一种简单、快速的开发方法,该方法简化了传统的驱动程序开发过程,对基于PCI总线系统的研究,具有一定的借鉴意义,试验证明本卡达到了预期功能和要求。  相似文献   

20.
虚拟仪器设计中多线程技术的应用   总被引:1,自引:0,他引:1  
以数据采集卡作为通用硬件平台,以VC作为上位软件开发工具,设计的多路数据采集系统,保证了数据采集的功能性,简化了硬件系统设计,还充分发挥PC机的软硬件资源,具有友好的人机交互界面.Windows的多线程技术可以实现并行处理,利用多线程技术,可以将数据采集和数据处理分开进行,保证了数据采集的实时性和良好的交互性,避免了数据丢失和CPU资源的浪费.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号