首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 156 毫秒
1.
以FPGA为硬件平台,以QuartusII为设计工具,来实现该发射系统.顶层采用图形设计方式,各个模块均采用Verilog语言进行设计.编码模块采用了CRC编码与卷积编码相结合,扩频模块采用m序列进行扩频,调制模块采用2DPSK调制.最后文章给出了整体联调仿真结果,达到了预期的效果.  相似文献   

2.
基于MSK调制的直扩/跳频混合扩频通信系统不仅具有较高的抗干扰性和保密性,还具备较好的频带利用率和误码性能。结合直扩/跳频混合扩频系统和MSK调制的原理和特点,设计了一种基于MSK调制的直扩/跳频混合扩频通信系统,给出了系统构成、工作原理和相关算法,并搭建硬件平台对其解调性能进行仿真分析,得出系统采用部分匹配滤波法进行解调是比较可行的结论。  相似文献   

3.
针对信道群时延失真对直扩/跳频混合扩频信号接收性能的影响难以量化的问题,文中从混合扩频信号相关特性的角度出发,推导了存在群时延失真时的相关特性表达式,并通过数值积分的方式计算了不同群时延失真类型下的相关峰损失及其位置偏移情况,以此量化了群时延失真对混合扩频信号接收性能的影响。计算结果表明,随着群时延失真的逐渐恶化,相关峰值会不断降低;与此同时,群时延失真还会造成相关峰的裂变和位置的偏移,从而对混合扩频信号应用于测量系统带来不利影响。  相似文献   

4.
基于现场可编程门阵列(field-programmable gate array,FPGA)设计了一种适用于无人电力设备监控的直扩序列无线通讯发射机.在FPGA中首先对数据进行编码、成帧,然后用伪随机m序列对基带数字信号进行数字调制以完成数字扩频.扩频后的数字信号对射频载波直接进行QPSK调制,然后送到天线发射出去.实...  相似文献   

5.
基于FPGA的快速加法器的设计与实现   总被引:2,自引:0,他引:2  
加法器是算术运算的基本单元,可以有多种实现结构,采用不同的结构实现其耗用的资源和运算的速度也各不相同。本文研究了基于FPGA的常用加法器的结构及其设计方法,对各自性能加以分析比较,在此基础上采用流水线结构设计了一个8位的加法器。并在Xilinx公司的ISE5.2i软件环境下,采用VHDL和Verilog HDL硬件描述语言进行了设计实现并使用Modelsim进行仿真验证,在此基础上对其性能进行了比较分析。实验结果表明流水线加法器的速度高于其他结构实现的加法器。  相似文献   

6.
CRC的FPGA设计与实现   总被引:1,自引:0,他引:1  
面对通信系统设计中经常使用到的CRC校验,以CRC-CCITT权式为例,在分析了CRC原理的基础上给出了串行CRC-CCITT校验码产生和校验器的实现电路。整个电路最终在FPGA上得到了很好的实现。  相似文献   

7.
黄伟  赵文超  吴政  黄忠凡 《电声技术》2021,45(1):61-64,68
在当今信息化、智能化时代,跳频通信设备面临的电磁环境极为复杂,提高跳速可增强其抗干扰性.基于此,研究基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的超高速跳频通信系统.相比于其他频率合成器,直接式数字频率合成器(Direct Digital Synthesizer,DD...  相似文献   

8.
基于FPGA的RS编码器的设计与实现   总被引:2,自引:0,他引:2  
RS码是线性分组码中一种典型的纠错码,既能纠正随机错误,也能纠正突发错误.在现代通信领域越来越受到重视.文中介绍基于FleA使用Verilog-HDL语言的RS(15,9)编码器的设计方法,并在QuartusII 5.0软件环境下进行了功能仿真,仿真结果与理论分析相一致,该设计方法对实现任意长度的RS编码有重要参考价值.  相似文献   

9.
锁相环器件的数字集成化,使它的应用范围日益拓宽。该文提出了基于FPGA可编程技术实现的全数字锁相环的一种设计方法。给出了实现方法和实验结果,通过仿真表明了该设计方法是成功有效的。  相似文献   

10.
给出了脉冲位置调制(PPM)系统的设计方案,并基于FPGA通过简明的Verilog代码实现了该设计,时序仿真结果验证了所设计的系统能够满足PPM系统的要求,并在满足一定性能需求的情况下消耗了较少的逻辑资源.  相似文献   

11.
在Verilog HDL设计的行、场扫描时序基础上,设计并实现了基于FPGA的TFT-LCD控制器。该控制器在修改行、场扫描时序后可以驱动不同分辨率的TFT-LCD,具有很好的移植性。  相似文献   

12.
利用Verilog HDL语言,Xilinx的ISE平台实现了神经元相关性分析的设计.首先对神经元相关性分析的理论和软件实现的方法进行了简单介绍,然后对相关性分析的主要模块进行了设计,最后用ModelSim进行了功能仿真和时序仿真,用ISE做了逻辑综合与实现以及性能分析.所选FPGA器件xc5vlx220-2ff1760逻辑资源消耗只占7%,最高时钟频率可以达到240Mhz左右.只需要48个时钟周期就可以实现两个神经元之间相关性的计算,也就是200ns.64通道的情况下需要0.4ms,而用软件实现的方法至少需要几秒的时间,这样可以对神经元之间的相关性进行实时性分析.  相似文献   

13.
光通信技术的蓬勃发展对调制解调技术提出了更高的要求,脉冲位置调制(PPM)有较高的平均功率利用率,传输速率以及较强的抗干扰能力,能够很好地满足实际需求。从脉冲位置调制的基本原理出发,基于FPGA对PPM调制解调系统进行设计,特别是对PPM的帧同步进行详细说明,并用Verilog HDL语言对系统进行时序仿真,验证了设计的正确性。  相似文献   

14.
本文首先建立了信道化发射机的数学模型,结合多速率信号处理技术对该模型进行了算法优化,推证和仿真了基于多相滤波结构的信道化发射机。在此基础上用Xilinx公司的Virtex-4系列FPGA实现了该发射信号产生模块的设计。设计中充分有效地利用了FPGA中的硬件资源,与传统的方法相比,结果表明该方法能以较低的运算复杂度更好地实现信号的实时处理。  相似文献   

15.
UART微控制器设计方法及其FPGA实现   总被引:1,自引:0,他引:1  
为满足FPGA与PC之间的通信需求,提出了一种FPGA的通用异步收发器设计实现方法。在Xilinx ISE 11开发平台上采用Verilog HDL硬件描述语言及其自带的IP CORE,实现了UART精确波特率时钟模块、UART发送模块和UART接收模块。并在ISE环境下进行综合建模仿真,给出各模块的仿真时序图以及综合生成的RTL图。实验通过Xilinx公司的XC2VP30 FPGA开发板对程序进行下载运行调试,与PC进行实时通信,结果表明,UART控制器工作稳定可靠,较好地实现了数据串行通信,达到预期设计要求。  相似文献   

16.
基于FIR数字滤波器的原理和层次化、模块化设计思想,结合Altera公司的Cyclone II系列FPGA芯片,提出了FIR数字滤波器的实现硬件方案,给出了采用Matlab、QuartusⅡ设计及实现32阶低通FIR滤波器的方法步骤,仿真及实际测试结果验证了设计方案的正确性,与传统的数字滤波器相比,本文设计的FIR数字滤波器具有更好的实时性、灵活性和实用性。  相似文献   

17.
CPLD和FPGA都是可蝙程逻辑器件,利用他们进行数字系统设计具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及实时在线检验等优点。Verilog HDL是目前应用最为广泛的硬件描述语言之一,可以用来进行各种层次的逻辑设计.也可以进行数字系统的逻辑综合、仿真验证和时序分析。简要介绍了CPLD/FPGA器件的特点和应用范围,并以占空比为1:5的5分频器的设计为例,介绍了在Max+Plus Ⅱ开发软件下.利用Verilog HDL硬件描述语言设计数字逻辑电路的过程和方法。最后给出了仿真波形。  相似文献   

18.
崔东岳  龙兵  曾浩  向川云 《电子质量》2010,(12):19-21,28
安全散列算法是一种常用的加密算法,在信息安全领域得到了广泛应用。该文通过设计硬件电路,建立SHA-1算法的模型并实现。在FPGA中实现SHA-1算法时采取并行处理的方法,对算法的实现流程进行了优化,通过模块化设计,缩短了算法实现的周期,减少了存储资源的占用。最后进行综合和仿真,验证了算法实现的正确性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号