首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 93 毫秒
1.
介绍了国内外模拟前端低功耗设计的发展现状以及挑战。基于模拟集成电路功耗设计理论,对智能传感器模拟前端进行了分析,重点论述了模拟前端低功耗设计的特点以及系统级、电路级创新性的实现方法,展望了低压低功耗模拟设计技术的发展趋势。  相似文献   

2.
从集成电路功耗原理出发,分析了CMOS电路功耗的来源,从集成电路设计的系统级、算法级、架构级、电路/门级以及工艺/器件级五个抽象层次出发,整理、总结了当前主要的低功耗设计方法,并在实际的移动多媒体处理应用SOC芯片设计中,平衡产品成本、设计复杂度、设计环境等多种因素,确定并应用了适合设计对象的低功耗设计方法的组合.通过对于样片功耗的测试分析,低功耗设计方法(组合)取得了预期的效果,实现了较低的动态功耗与很低的静态功耗.  相似文献   

3.
于宗光  杨兵  魏敬和  单悦尔  曹华锋 《微电子学》2015,45(2):217-220, 224
针对超大规模集成电路低功耗设计技术市场需求的迅速增大,提出了一种新的百万门级系统芯片低功耗设计流程,重点分析了芯片系统级、电路级、逻辑级与物理级四个不同的层次的低功耗设计方法,包括系统构架、时钟与功耗管理算法等低功耗关键技术。以某新型雷达SoC低功耗设计为例,采用SMIC 0.18 μm 1P6M CMOS工艺进行设计,版图尺寸为7.825 mm×7.820 mm,规模约为200万门。实验结果表明,在100 MHz工作频率下,采用新的低功耗设计流程后,前端设计阶段功耗降低了42.79%,后端设计阶段功耗降低了12.77%,芯片总功耗仅为350 mW。样品电路通过了用户某新型相控阵雷达系统的应用验证,满足小型化和低功耗的要求。  相似文献   

4.
低压低功耗模拟集成电路的发展   总被引:5,自引:2,他引:3  
严晓浪  吴晓波 《微电子学》2004,34(4):371-376
集成电路的低压低功耗设计已成为当今微电子领域研究的热点。介绍了集成电路(IC)低功耗设计问题的产生,在讨论IC的低功耗设计技术基础上,重点论述了模拟IC的低压低功耗设计问题,介绍了国内外最新的若干模拟IC低压低功耗解决方案及其特点以及实现方法。  相似文献   

5.
随着集成电路设计技术及其应用发展,我国在低压、低功耗模拟集成电路的设计和应用方面取得了较好的成绩。但是,由于多种因素的限制,现阶段我国低压低功耗模拟集成电路设计与国际先进水平相比仍存在较大差距。基于此,本文对低压低功率模拟集成电路设计特点展开分析,并对低压低功耗模拟集成电路设计的未来发展进行简要描述,以期可以更好地应用于我国各行各业中。目前,我国CMOS工艺水平不断提高,随着芯片应用频率的逐渐提高,低压低功耗集成电路设计的选择成为当前关注的焦点,尤其是CMOS技术的应用效果更为重要。  相似文献   

6.
全新低功耗集成电路配备SPI及有功功率脉冲输出Microchip Technology Inc.(美国微芯科技公司)日前宣布推出MCP3909电能计量集成电路及参考设计。这款高精度集成电路将低功耗特性与SPI和有功功率脉冲输出相结合,适用于多种电表设计。该集成电路配有MCP3909三相电表参考设计,有助于设计人员加快电表设计的开发及面市速度。  相似文献   

7.
介绍了新型GaInNAs系低功耗异质结双极晶体管(HBT)的设计思想和最新研究进展,并展望了其在低功耗高速集成电路和长波长光电集成电路方面的应用前景.  相似文献   

8.
邹志革  邹雪城  黄峰 《微电子学》2006,36(1):60-65,69
低压、低功耗模拟集成电路设计受到多种因素的制约。围绕这些制约因素,回顾了国内外在模拟集成电路低压、低功耗设计领域的方法和技术的发展现状,主要涉及:轨对轨设计技术、亚阈值工作区技术、阈值电压降低技术、组合晶体管技术、横向BJT技术、SOI技术等。分析并比较了各种设计方法的优劣;并对模拟电路低压低功耗设计技术的发展趋势进行了展望。  相似文献   

9.
枝节式数字频率合成器(DDS)是现代频率合成的主要工具,具有频率分辨率高、频率转换速度高等优点。很长一段时间,DDS设计一直受限于高功耗所带来的高成本,并且应用系统的低功耗需求也使得DDS电路的低功耗设计变得日益重要。文章首先对影响CMOS集成电路功耗的各种因素进行了总结,然后结合DDS电路的实际情况,对DDS电路在设计上进行了算法级和系统级的改进来降低功耗。算法级采用了改进的CORDIC算法;系统级采用并行运算的方法来实现。流片验证了改进后的结构可以使功耗减小20%左右。  相似文献   

10.
扫描电路测试功耗综述   总被引:1,自引:0,他引:1  
随着集成电路制造技术的发展.高集成度使得测试时的功耗成为集成电路设计必须考虑的一个重要因素,低功耗测试也就成为了测试领域一个令人关注的热点.目前,低功耗测试技术的研究还在发展之中,工业生产中低功耗测试方法还没有得到充分的应用.在集成电路中采用扫描结构的可测试性设计方法,能够提高测试覆盖率.缩短测试时间,已在集成电路测试中得到大量应用.基于扫描结构的数字集成电路,学术界已提出了许多方法降低该电路的测试功耗,本文对此方面的研究进行综述.随着测试技术的发展,测试功耗的理论也将日益深入.  相似文献   

11.
针对复杂集成电路设计中的功耗问题,提出了基于典型功能仿真和代码解析通过逻辑重组、操作隔离、预计算等技术实现寄存器传输级(RTL)低功耗的优化方法,该方法工作在RTL级,只需得到HDL仿真工具的支持。实验结果表明采用文章所提出的优化方法可显著降低电路功耗。  相似文献   

12.
根据职业教学用稳压电源的特点,通过分析低功耗稳压集成电路,采用TL431集成电路的比较特性,实现三段式输入电压自动调节以提高电源效率。设计了符合职教实验电源要求的低功耗,高性价比的教学用稳压电源。  相似文献   

13.
低功耗方法在SoC芯片设计中的应用   总被引:1,自引:0,他引:1  
马芝 《中国集成电路》2010,19(7):38-41,46
SOC芯片设计在集成电路设计中占据重要位置,低功耗设计是SoC设计过程中的重要环节。本文首先全面分析了CMOS电路的功耗组成和功耗估计的相关理论,随后从各个设计层次详细分析了SOC芯片低功耗设计的理论及其实现方法。  相似文献   

14.
新颖的教学用稳压电源的设计   总被引:1,自引:0,他引:1  
根据职业教学用稳压电源的特点,通过分析低功耗稳压集成电路,采用TL431集成电路的比较特性,实现三段式输入电压自动调节以提高电源效率.设计了符合职教实验电源要求的低功耗,高性价比的教学用稳压电源.  相似文献   

15.
CMOS集成电路因其高性能、低功耗的特点已经在集成电路设计中得到了极为广泛的应用。本文浅析了CMOS集成电路的性能特点,通过对其特点的分析,介绍了目前CMOS集成电路的应用方面,并指出了CMOS集成电路应用的注意事项,为集成电路的发展提供理论依据。  相似文献   

16.
对MOSFET器件特性、MOSFET建模方法和建模发展历程进行了回顾,分析了在模拟集成电路低功耗设计中比较流行的模型(BSIM3和EKV模型),对它们进行了比较,分析其各自的优点和缺点。结果表明获得能够精确地预测高性能模拟系统的模型是很困难的,而EKV模型在模拟集成电路的低功耗设计中具有一定的优势。  相似文献   

17.
CMOS集成电路低功耗设计方法   总被引:11,自引:1,他引:10  
徐芝兰  杨莲兴 《微电子学》2004,34(3):223-226
近年来,功耗问题已成为VLSI设计,尤其是在电池供电的应用中必须考虑的重要问题之一。文章通过对CMOS集成电路功耗起因的分析,对CMOS集成电路低功耗设计方法和设计工具进行了深入的讨论。  相似文献   

18.
无线内窥镜系统胶囊内的低功耗数字集成电路的设计,是整个系统设计的关键。文中给出了利用后端设计的EDA工具对无线内窥镜系统胶囊内数字集成电路进行物理实现的过程。  相似文献   

19.
医学应用模拟集成电路是医学芯片的重要组成部分。阐述了医学应用模拟集成电路的低功耗、低频率、低噪声设计方法;列举了具有代表性的设计,展望了医学芯片的发展前景。  相似文献   

20.
<正>集成电路产业是信息技术产业的核心,是移动通信、物联网、人工智能和大数据等重要产业的硬件基础。近年来,随着高速通信、高精度传感和大规模无线互联等新应用和新需求的急速增加,对高性能、低功耗和低成本的射频集成电路提出了更高的要求。因此需要学界开展半导体器件及射频集成电路的理论研究,在设计方法、拓扑架构和性能提升技术等方面进行创新,从而实现高性能、低功耗和低成本的射频集成电路。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号