首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 78 毫秒
1.
基于FPGA的恒温晶振频率校准系统的设计   总被引:3,自引:0,他引:3  
为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进行高精度测量,缩短了频率校准时间。同时在FPGA内部使用PicoBlaze嵌入式软核处理器监控系统状态,并配合滑动平均滤波法对测量得到的时间间隔数据实时处理,有效地抑制了GPS秒脉冲波动对频率校准的影响。  相似文献   

2.
基于虚拟仪器的晶振频率测量系统的设计   总被引:1,自引:0,他引:1  
本文阐述了一个基于LabVIEW软件的晶振频率测量系统的硬件原理,介绍了使用LabVIEW软件对该测量系统进行控制以及与PC机之间进行数据交换的设计过程,系统的讲述了使用LabVIEW软件与计算机底层通信的方法,实现了虚拟计数器的软硬件设计并进行了计数实验.  相似文献   

3.
一种全同步数字频率测量方法的研究   总被引:20,自引:0,他引:20  
在频率测量过程中,±1个计数误差通常是限制频率测量精度进一步提高的重要原因。在分析±1个计数误差产生原因的基础上,提出了一种利用被测信号、时钟基准和测量门限相位的全同步来消除计数误差的频率测量方法,给出了基于FPGA实现上述测量方法的实验原型和实验对比结果。  相似文献   

4.
数字频率合成器锁相环的应用   总被引:1,自引:0,他引:1  
介绍一种用集成数字频率合成器实现频率合成、锁相稳频和锁相调频的锁相环电路,给出设计和实际应用.该锁相环电路稳定、可靠,调试简便,输出频率可达1000MH_Z,频率稳定度优于10~(-5).实现锁相调频时,调频信号DG_(pp)<2%,DP_(pp)<1.2°.  相似文献   

5.
基于FPGA的目标运动预测实时kalman滤波器设计   总被引:1,自引:0,他引:1  
卡尔曼滤波器被广泛应用于目标位置预测领域,但由于算法复杂、计算量大,采用软件实现难以满足现代跟踪系统的实时性要求。本文提出了一种基于FPGA的可重配置实时卡尔曼滤波器硬件结构,该结构采用并行流水线技术,可极大提高运算速度。同时,在满足实时性要求的前提下,采用时分复用技术,大量减少了资源占用,节约了成本。  相似文献   

6.
在比较电力系统频率跟踪技术中软硬件同步优缺点的基础上,提出了一种基于FPGA的全数字锁相环(ADPLL)电路实现电力系统频率跟踪的技术;将FPGA技术运用于同步跟踪技术中,解决了软硬同步方法中的各个不足之处;全数字锁相环电路采用VHDL语言和FPGA设计,仿真波形和实验结果表明,该电路能够很好地跟踪电网频率的实时变化,相位误差仅为0.1%,频率测量误差仅为0.06%,实现了同频率同相位的锁定;速度快、精度高;对电网的谐波计算有较大的实际意义.  相似文献   

7.
晶振频率偏差补偿的无线传感器网络时间同步算法   总被引:1,自引:0,他引:1  
节点间存在的晶振频率偏差是引起时间漂移的最主要原因,针对这个问题,本文提出一种基于晶振频率偏差补偿的时间同步算法,该算利用相邻两次同步过程中记录的时间估算出了与时间基准节点间的晶振频率偏差,并根据晶振频率偏差和双向报文交换模型对时间偏移进行了补偿.试验结果表明,该算法大大提高了同步精度.  相似文献   

8.
基于FPGA的直接数字频率合成器设计与实现   总被引:6,自引:1,他引:5  
介绍了直接数字频率合成器的基本组成及设计原理,并对各组成部分进行了理论分析,给出了基于FPGA的具体设计方案及实现方法.仿真结果表明,该设计简单合理,使用灵活方便,具有良好的性价比,可应用于各种数字接收系统.  相似文献   

9.
基于FPGA的直接数字频率合成器设计   总被引:1,自引:0,他引:1  
随着数字集成电路和微电子技术,尤其是现场可编程门阵列(FPGA)器件的发展产生了第三代频率合成技术--直接数字频率合成(DDFS).本文介绍了利用可编程逻辑门阵列FPGA器件实现直接数字频率合成器(DDFS)的工作原理;给出了利用ALTERA公司的FPGA芯片(FLEX10K系列EPF10K10LC84-4器件)完成DDFS系统设计的具体方法.在设计中所用编程语言是VHDL.  相似文献   

10.
闫捷  徐晓苏  李瑶  王立辉 《测控技术》2013,32(12):61-64
为了满足SINS/GPS组合导航系统高精度、低功耗、小型化的需求,设计出基于DSP和FPGA架构的嵌入式导航计算机平台。首先,描述了导航计算机系统的总体架构,提出了导航计算机硬件总体设计方案,并阐述了导航信息处理模块和数据采集通信模块;其次,设计了Kalman组合滤波器,描述了组合导航系统软件流程;最后,进行样机实证试验。实验结果表明,该系统可以实时高效完成外围传感器信息数据采集、实时导航解算、Kalman滤波、上位机的指令读取等任务,满足SINS/GPS组合导航系统对导航计算机的性能需求。  相似文献   

11.
一种基于FPGA的数字下变频设计   总被引:2,自引:0,他引:2  
对数字下变频理论进行了分析,研究了各模块的实现并在Matlab下完成了分析和仿真,讨论了使用FPGA完成各模块的方法,最后使用Altera的集成工具DSP builder和IP核完成整个系统的的实现。  相似文献   

12.
针对GPS测量系统数据传输过程中的安全问题,采用FPGA技术设计了GPS数据加密系统.系统移植MD5算法到NIOS中对系统口令加密,并设计DES IP对GPS数据加密.实验表明,该设计可有效防止GPS数据被非法窃取,具有安全性强、速度快、操作简便等特点.  相似文献   

13.
针对倍频电路进行了研究与设计。分别使用硬件倍频和FPGA倍频两种方式实现了对50Hz方波的两倍频,并对两种方式进行了比较研究。  相似文献   

14.
《电子技术应用》2017,(6):64-67
全球定位系统(GPS)基带信号可以用于导航定位设备的研发、性能测试以及生成式欺骗干扰信号的产生。针对一种基于现场可编程门阵列(FPGA)的GPS基带信号产生与控制模块进行研究,主要通过硬件电路设计和软件代码编写,利用FPGA生成C/A码、P码,利用直接数字式频率合成器(DDS)产生L1、L2载波等功能,实现了多路可控增益GPS信号同时输出。测试结果表明,本设计输出增益可调、输出频点可控,可以为射频模块提供多路基带信号及控制信号。  相似文献   

15.
基于频率调节的分布式系统时间同步算法设计与实现   总被引:1,自引:0,他引:1  
赵斌  贺鹏  易娜 《计算机应用》2007,27(4):814-817
为了降低Internet上对NTP时间服务器的访问频率,有效缓解时间服务器资源负担过重的状况,提出了一套适用于分布式系统的基于频率调节的时间同步算法。实验表明,该算法在保障同步精度的前提下,相对于传统的建立在相位调节方式上的时间同步算法,有较好的效果。  相似文献   

16.
本文用FPGA设计LED显示屏接收控制系统,着重研究系统硬件设计方案,进一步解决了LED大屏幕数据的灰度控制、外扩存储器的性能要求及实现方式.用QuaItusⅡ软件开发各个模块,QuanusⅡ软件提供的人性化的界面操作,很多模块都可以在系统内直接实现,方便实用.  相似文献   

17.
为了实现基于嵌入式系统的两路视频的同步播放控制,本文提出了根据图像内容检测达到两路视频同步播放控制的设计思想.根据该思想设计了基于FPGA的实验电路,构建了完整的系统实验硬件平台.该系统平台的建立.证明了基于嵌入式电路的以图像内容检测为手段的两路图像同步播放控制的可行性.  相似文献   

18.
介绍了一种基于FPGA的红外接收头质量检测系统。系统由红外发射、红外接收、A/D转换、FPGA检测和输出显示等部分组成。本系统能准确而迅速地给出检测结果,达到实时检测的目的。利用FPGA的并行特性,可根据需要进行多路同时检测,满足自动化生产的要求。  相似文献   

19.
结合软件无线电思想和架构,利用Altera EP3C16F484C6作为中频信号处理器,设计了一种基于统一硬件架构的数字化高速宽带跳频发射机,实现跳频速率125 kHops/s,跳频带宽320 MHz。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号