共查询到20条相似文献,搜索用时 31 毫秒
1.
2.
3.
4.
5.
基于InP双异质结双极晶体管(DHBT)工艺设计并实现了一款6 bit高速数模转换器(DAC)芯片,该InP工艺DHBT器件的电流增益截止频率大于200 GHz,最高振荡频率大于285 GHz.DAC芯片采用R-2R梯形电阻电流舵结构,输入级采用缓冲预放大器结构,实现输入缓冲及足够高的增益;D触发器单元采用采样/保持两级锁存拓扑结构实现接收数据的时钟同步;采用开关电流源单元及R-2R电阻单元,减小芯片体积,实现高速采样.该DAC最终尺寸为4.5 mmX3.5 mm,功耗为3.5W.实测结果表明,该DAC可以很好地实现10 GHz采样时钟下的斜坡输出,微分非线性为+0.4/-0.24 LSB,积分非线性为+0.61/-0.64 LSB. 相似文献
6.
7.
8.
9.
10.
CirrusLogic公司 《电子设计应用》2004,(3):90-91
本文主要介绍CS434x系列DAC。它包括CS4344、CS4345、CS4346和CS43484款产品,不仅保持了出众的声音品质,还具备192kHz的立体声效果。该系列DAC为小尺寸10引脚封装,体积较现有的8引脚CS4334DAC减少50%,降低了对印刷电路板的空间要求。 相似文献
11.
设计了一种基于混合编码DAC的低功耗SAR ADC .其分段电容DAC采用混合编码,减小了短时脉冲波形干扰的影响;为降低DAC寄生效应和电容阵列失配误差的影响,在DAC和比较器的版图设计中考虑了一些匹配技术.采用GF(Global Foundry)0.35μm CMOS工艺流片验证,该ADC在500 KSPS的速度下其INL在-0.6~0.4 LSB区间范围内,DNL在-0.2~0.7 LSB区间范围内,SNDR为54.13 dB ,有效位为8.7位.整个电路的功耗为537.9μW . 相似文献
12.
13.
设计并实现了一种双路12位电压输出型数模转换器(DAC)。采用“10+2”分段式结构,高10位采用开关树电阻串DAC架构,保证了DAC良好的单调性。低2位采用电流舵DAC架构,从整体上减小了DAC的面积。12位DAC未经修调即可实现12位转换精度。该DAC采用0.35 μm标准CMOS工艺实现,芯片尺寸为2.59 mm×2.09 mm。测试结果表明,在电源电压为5 V时,DAC的功耗为19.5 mW,DNL为-0.2 LSB,INL为-2.2 LSB,输出建立时间为2.5 μs。在采样频率为480 kS/s、输出频率为1 kHz的条件下,DAC的SFDR为65 dB。 相似文献
14.
欧胜微电子日前宣布为其非常成功的高性能数字模拟转换器(DAC)系列增添一款新品。这款编号为WM8742的新DAC以专业音频应用为目标,并满足了高端家用音频应用不断增长的需求,诸如A/V接收器、CD、DVD、超级音频光盘系统(SACD)以及家庭影院系统。该款新型24位192kHz的DAC器件将优异的123dB(立体声)信噪比与欧胜的低带外噪音、世界一流的高线性度以及一个独特的可编程先进数字滤波器组合结合在一起。 相似文献
15.
介绍了ARM公司的一款FPGA验证开发平台ARMIntegrator,以及基于该平台设计的Sigma-Delta音频DAC的实现.在详细介绍Integrator的各个模块的基础之上,利用开发平台的FPGA上验证实现了一个1阶的6位的Sigma-Delta型的DAC,主要包括Sigma-Delta DAC的原理与主要电路,FPGA验证实现过程中的DAC数字滤波器以及调制器的设计以及验证流程,通过virsi m仿真时序波形,验证了所设计的DAC正确性和可实现性. 相似文献
16.
17.
设计了一种应用于DRFM系统的4bit相位量化DAC,采用非线性的电流舵结构在标准半导体工艺下实现,芯片面积2.1mm×1.4mm,功耗420mW。测试结果显示该DAC瞬时带宽高于1GHz,与4bit相位量化ADC级联测试时,SFDR在工作带宽内小于-20dBc,性能明显优于3bit相位量化DAC。 相似文献
18.
19.