共查询到20条相似文献,搜索用时 13 毫秒
1.
以实现全数字电机控制器的集成化为背景,提出一种可以在低成本FPGA上实现的SVPWM算法,并结合EDA技术和VerilogHDL硬件描述语言,设计为具有普通和低损耗两种开关模式的1P核。实验结果表明,该IP核符合功能要求,电路资源利用合理,复用性好,开关模式可根据需要随意设定,最高时钟运行频率达到31.73MHz,开关频率达到20kHz以上。 相似文献
2.
为了提高全数字交流伺服系统中各个功能模块的可复用性,缩短开发周期,分析了可复用IP核的设计方法与准则,依据电压空间矢量脉宽调制原理,采用自顶向下的设计方法,给出了系数整定、扇区判断、时间计算与分配、数据锁存以及PWM生成等模块的设计方法,实现了一种采用FPGA和可复用知识产权核(IPCore)相结合的全数字化速度伺服系统。仿真结果表明,该系统能够在8μs内完成矢量控制算法,其电流环、速度环的采样频率可达到20kHz以上,具有响应快速,调速范围帘等优点.此IP核功能正确.可以作为一个独立的模块嵌入到今教宰交流伺服系统中。 相似文献
3.
4.
AS5643总线是为了满足航空飞行器中高速实时数据传输的应用需求而提出的一种高速总线技术,其以IEEE 1394b协议为基础并对该协议的实时性、确定性、可靠性以及消息传输机制进行增强改进。为了推动AS5643总线技术的应用,针对AS5643总线协议IP核进行研究,设计了基于FPGA的AS5643总线协议模块,并搭建了多节点的总线互联系统对AS5643总线协议模块的功能和性能进行测试。测试结果验证了所设计协议IP核满足AS5643协议规范,实现了高带宽的数据传输,能够满足航空飞行器的应用需求。 相似文献
5.
在工程实践中,如何实现上位机与Qsys系统之间的无缝链接,一直是设计中的重点。针对以上问题,本文提出了基于Avalon总线的PCI从设备IP核的设计方法,以嵌入式IP软核的形式取代原有专用接口芯片。设计按照自顶而下设计流程,首先给出了PCI从设备的RTL级模块划分,并详细设计了其mealy型状态机,然后将Avalon总线与PCI总线实现片内互联,最终开发了一个具有自主知识产权的IP软核。该IP核符合PCI 2.2标准,可进行资源自动配置,实现数据正确读写,还实现了PCI总线与Nios II处理器之间的数据传输,验证了该设计的正确性和可行性。 相似文献
6.
基于IP核的SpaceWire-PCI通信卡设计 总被引:5,自引:0,他引:5
作为一种面向航天应用的通信技术,SpaceWire具有广阔的应用前景。以IP核技术为基础,设计实现了以PCI总线为集成平台的两通道SpaceWire接口通信卡。在对板卡硬件组成进行综述的基础上,详细描述了PCI接口IP核、SpaceWire节点IP核以及驱动程序的设计方法,最后通过软件定时方法对本板卡的转换效率进行了测试。本文设计的通信卡具有尺寸小、布线简单、成本低、功耗低等特点,可以满足航天测控领域需求。 相似文献
7.
8.
基于IP核的智能化电器SOC设计与实现 总被引:2,自引:0,他引:2
提出了基于IP核的智能化电器系统芯片设计方法。在综合分析智能化电器内容的基础上 ,自行设计了构成微机保护芯片的数据采集、数据处理、保护算法、数据和任务调度等一系列模块。并将其组合实现了完成线路保护的系统芯片设计。通过在FPGA上的硬件仿真和对实际构成的保护单元的实际测试 ,验证了芯片设计的正确性。在现有设计基础上通过IP复用 ,只需改变保护算法模块和重新设置数据与任务调度模块就能设计用于其他电力设备保护的芯片。该芯片和微处理器结合构成了当今比较理想的智能化电器设计硬件平台。 相似文献
9.
基于Wishbone总线接口的以太网IP核设计 总被引:2,自引:0,他引:2
本文研究了以太网IP核的FPGA硬件实现,分析了各个模块的功能。通过编写了硬件结构的VerilogHDL模型,进行了仿真和逻辑综合,并成功用ALTERA的FGPA对以太网IP核进行了验证。仿真和实验结果证明,所设计的硬件达到了设计要求,使小设备接入网络更加方便快捷。 相似文献
10.
11.
针对内建自测试(BIST)技术在SoC测试上的应用问题,提出了一种在IEEE 1500标准下对IP核的BIST设计方法。该方法根据IEEE 1500标准的测试结构和规范研究讨论了测试壳的各个组成单元,实现了测试壳在各种工作模式下的指令操作,并结合BIST的工作原理设计了测试控制器的结构和工作流程。最终以8位超进位加法器为例,在Quartus II环境下对整个测试系统进行了功能验证。验证结果表明,IEEE 1500测试壳可在BIST控制器作用下正确完成指令和数据传输,本设计对IP核的测试功能有效可行。 相似文献
12.
层次型IP核测试环单元的设计 总被引:1,自引:0,他引:1
为了减少层次型SoC测试时间,实现父核与子核的并行测试,本文设计了一种的测试环单元结构。该测试环单元通过在内部增加一个一位的寄存器,用来满足父核测试对子核的要求,解决层次型SoC中父核与子核并行测试的冲突。利用VerilogHDL进行设计,在QuartusⅡ下通过仿真验证。结果表明此结构安全性得到可靠地保障。 相似文献
13.
IP复用技术是现今集成电路设计的一个重要发展趋势,本文讨论了一种基于IP复用技术的DMA控制器的设计。 相似文献
14.
IP复用技术是现今集成电路设计的一个重要发展趋势,本文讨论了一种基于IP复用技术的DMA控制器的设计. 相似文献
15.
16.
介绍了基于MicroBlaze软核处理器的可编程片上系统结构。提出了一种数据采集与存储控制器IP核的设计方法。该控制器具有片上外设总线(PLB)接口,和其它Xilinx标准IP核一起可以组成以MicroBlaze为核心的片上系统。用以实现用户所希望的高性能、低功耗、小体积的嵌入式系统。按该方法设计的数据采集与存储控制器... 相似文献
17.
在高速阵列信号处理系统中,数据采集端与信号处理主机之间的数据通信量非常的大,为了保证系统性能,对数据传输卡提出了更高要求,传统基于PCI总线的数据传输卡已经不能满足系统需要,作为PCI总线的升级版--PCI-X总线,不光提高了总线时钟频率,还拥有更为合理的传输时序与中断响应机制,是新一代阵列信号处理系统的理想总线.本文介绍了基于PCI-X总线的数据传输卡的设计与实现,并对基于IP Core的PCI-X总线接口实现进行了详细分析,从仿真与实际使用效果验证了基于PCI-X总线的数据传输卡达到了设计性能. 相似文献
18.
目前通过图像传感器采集到的图像颜色与物体本身真实的颜色存在偏差,这为人们通过图像获取相关信息带来不便。针对图像色偏问题,提出了一种色彩还原方法。该方法首先确认当前光照条件下的理想RGB值,然后通过迭代方法求出色彩矫正矩阵集合,最后通过计算每个色彩还原矩阵的平均方差选出最优颜色矫正矩阵,通过该矩阵对原始图像进行矫正。结果表明,该方法能够有效的矫正图像的颜色偏差,使图像传感器采集到的图像更接近物体本身颜色。 相似文献
19.
介绍了一种基于FPGA的嵌入式逻辑分析仪的工作原理,给出了它的部分控制信号的仿真结果.该分析仪不仅自成系统,还可以嵌入到其它系统当中,且其形成的移植性高的IP核可以根据需要方便地植入到别的器件中,使其具备逻辑分析功能.分析仪既可以现场测试,又可以进行远程监控测试. 相似文献
20.
片上网络中的路由器故障将导致与其相连的IP核不能通信,严重影响了片上网络的性能.因此提出一种基于片上网络2D-mesh结构的容错机制,通过将关键IP核的资源网络接口与相邻节点的资源网络接口相连进行IP核的加固,在每个路由器的各个端口中配置邻居节点状态寄存器标示邻居节点的好坏,在路由计算时通过检查寄存器绕过故障路由器,同... 相似文献