共查询到20条相似文献,搜索用时 15 毫秒
1.
数字下变频技术是数字化雷达接收机的关键技术之一。本文针对大抽取率情况的数字下变频技术进行研究,提出基于积分梳状(CIC)滤波器和FIR滤波器级联方式的抽取滤波方法并进行了详细的分析。经仿真和硬件实现证明了该方法的有效性和可实现性,具有广阔的工程应用前景。 相似文献
2.
软件数字下变频技术研究 总被引:1,自引:0,他引:1
本文讨论了软件无线电接收机中数字下变频处理的高效算法和结构,其目的是在DSP中用软件完成数字下变频处理,这样可省去专用数字下变频器(DDC)硬件集成电路,并增强中频处理的灵活性,适应性,文中指出将混频、抽取、滤波结合在一起完成将大大减少运算量,并分析了将CIC滤波器与内插的二阶多项式滤波器组合进行有效抽取滤波的设计方案,仿真结果表明该方案有效可行。 相似文献
3.
4.
数字下变频器(DDC,Digital Down Converter)是GSM-R直放站的重要组成部分,它将高速采样的数字中频信号下变频到基带,然后进行抽取,低通滤波。利用FPGA的芯片特性以及先进的软件分析和实现工具,实现了基于FPGA的数字下变频,重点研究了数字下变频器的数控振荡器NCO和多级滤波器的原理和硬件设计仿真,通过FPGA芯片Virtex-4XC4VSX35设计实现了适用于GSM-R直放站的数字下变频器,并对其进行了硬件仿真与验证,结果表明提出的方案正确可行,在工程应用中具有一定的参考价值。 相似文献
5.
6.
7.
8.
数字下变频(DDC)是中频数字接收机的关键技术,通过将宽带大数据流变成窄带低数据流,以便DSP实时处理。本文提出一种基于多相滤波结构的正交数字下变频方案,通过计算机和DSP仿真,证明了它的可行性。 相似文献
9.
10.
在利用频谱分析仪对信号进行实时频谱监测过程中,针对其数字下变频模块精度不高、逻辑资源耗费大、难以对数字中频信号进行实时处理的问题,本文对传统数字下变频系统的混频器模块进行优化并提出一种高效的数字下变频(DDC)系统。首先,设置模数转换器(ADC)的采样率为载波中心频率的4倍且采样率转换比率和子ADC的数量是4的正整数倍,此时混频器可以完全合并到多相CIC抽取滤波器中。接着,基于优化的混频器构建一套DDC系统,并为每个系统节点合理分配采样率转换倍数。最后,加入CIC补偿滤波器,提高数据传输过程中的精度。实验结果表明,与传统DDC相比,优化后的DDC资源消耗减少,数据精度误差从1.7%减小到0.8%。基本满足功耗低、精度高、稳定运行等要求。 相似文献
11.
12.
对软件无线电接收机中数字下变频理论进行深入分析,提出了一种基于多类滤波器级联技术的DDC实现方案。采用疏状滤波器、半带滤波器和整形FIR滤波器级联实现数字下变频的抽取滤波,有效减少了乘法器和加法器需求及滤波器阶数,高效实现了数字下变频,达到了系统的设计要求。最后将该技术与传统的FIR滤波方法进行对比,进一步说明其可行性和优越性。 相似文献
13.
14.
数字下变频技术是软件无线电的关键技术之一.本文介绍了AD公司新近推出的高性能数字下变频(DDC)器件AD6636的主要特性和工作原理,通过对宽带和窄带信号滤波器的仿真结果,提出了在数字中频接收机(DIFR)的设计中,能够利用AD6636片内高精度的数字正交下变频器和抽取滤波器,同时利用FPGA实现宽带滤波,可以弥补AD6636的宽带滤波性能较差的缺陷,从而实现宽带数字滤波. 相似文献
15.
四通道数字下变频器ASIC设计 总被引:1,自引:0,他引:1
数字下变频(DDC)是将中频信号数字下变频至零中频且使信号速率下降至适合通用DSP器件处理速率的技术,广泛应用于通信和雷达的数字化接收机中。本文介绍了自主设计的四通道多抽取率数字下变频器ASIC设计,此芯片输入四通道的串行AD采样数据,输出四路经过DDC处理的正交信号。仿真验证了芯片前端设计的正确性。 相似文献
16.
17.
18.
19.
20.
分时长期演进( TD-LTE )系统为了满足各种环境的需要,支持6种不同的带宽和基带速率。为了满足TD-LTE系统多带宽和多速率的要求,设计了一种兼容TD-LTE多带宽和多速率的多带宽数字下变频方案。方案中采用了时分复用技术、抽取滤波的合理搭配和高性能滤波器实现了资源优化和输出信号的高信噪比。此外,对数字混频器和抗混叠滤波器进行改进,设计出了基于坐标旋转数字计算法( CORDIC)的流水线型混频器和高速并行可配置滤波器。软件仿真和硬件测试证明了TD-LTE多带宽数字下变频的正确性,且具有灵活性、高性能和低资源消耗的特点以及较高的工程实用价值。 相似文献