首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 62 毫秒
1.
以加拿大Dalsa公司的全帧CCD图像传感器FTF4027M为例,在研究了全帧CCD结构和驱动时序的基础上,提出了基于现场可编程逻辑门阵列(FPGA)的驱动脉冲设计方法.选用FPGA作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述,采用Quartus Ⅱ 5.0对所设计的驱动时序发生器进行了仿真,针对Altera公司的FPGA器件EP1C3T144C8进行了适配.实验结果表明,设计的驱动电路可以满足其全帧CCD的各项驱动要求并且具有设计灵活、硬件调试简单的优点.  相似文献   

2.
基于FPGA的面阵CCD驱动电路的设计   总被引:1,自引:1,他引:1  
介绍一种面阵CCD传感器TH7888A的原理和性能,分析其对驱动信号的时序要求,选用FPGA器件作为硬件设计平台,使用VHDL语言对驱动信号时序进行硬件描述,针对Xilinx公司的Spartan3系列芯片进行仿真及配置;选用LM117提供CCD所需的偏置电压,EL7212提供驱动。系统测试结果表明,该CCD驱动电路可以满足CCD的工作要求。  相似文献   

3.
为保证线阵CCD在图像测量中正常、稳定工作,必须设计出适合其工作的时序驱动电路。在分析TCD1501D线阵CCD驱动时序关系的基础上,通过分析CCD输出的图像信号[1],给出了内、外相关双采样的时序控制。最后,利用quartus7.2软件平台结合VHDL语言进行开发,对所需驱动脉冲进行仿真设计。仿真结果表明,该驱动电路简单、功耗小、成本低、抗干扰能力强,适用于设备小型化的要求。  相似文献   

4.
CCD(电荷耦合器件)作为一种应用广泛的新型半导体光电器件,驱动时序电路的实现是其应用的关键问题。提出了基于CPLD(复杂可编程逻辑器件)实现CCD驱动电路的方法。选用Al-tera公司的MAX7000S系列CPLD作为硬件设计平台,运用VHDL对驱动时序电路进行了描述,并给出了部分程序,采用Altera公司的QUARTUSⅡ软件对所设计的驱动程序进行了仿真,并用数字示波器观察输出波形。测量和仿真的结果证明是可行的。  相似文献   

5.
针对e2v公司的CCD67 Back Illuminated NIMO型CCD,对其驱动能力进行详细的分析;选用LM117T和LM317T设计CCD所需的偏置电压;DS0026来完成设计CCD驱动器;AItera公司的可编程逻辑器件EPF10K30RI240-4来设计CCD的驱动时序.实验结果表明,设计的CCD驱动电路可以满足CCD的各项驱动要求.  相似文献   

6.
科学级CCD驱动时序对CCD可靠、稳定的运行起着重要作用.针对e2v公司的CCD47-20BI AIMO(advanced inverted mode operation)提出了一种基于FPGA(field programmable gate array)的科学级CCD驱动时序的设计方案.该设计方案以Actel公司的FPGA-APA600为硬件设计平台,在LiberoIDEv9.0开发环境中,使用Verilog语言对驱动时序进行硬件描述,并采用第三方软件ModelSim6.0进行功能仿真.配合Matrox公司的图像采集卡进行图像采集实验,实验结果表明,CCD能正常、稳定地工作,所设计的驱动时序满足CCD47-20 BI AIMO的时序要求.目前,该设计已应用于氧气探测空间外差干涉仪的CCD读出电路,满足工作要求.  相似文献   

7.
为了获取高质量高帧频紫外图像数据,设计了一套基于科学级紫外CCD的成像电路系统。整个系统以E2V公司CCD57-10图像探测器为核心,以Microsemi公司低功耗FPGA—A3PE3000L为逻辑控制单元进行展开。首先,给出了系统的总体设计方案,分析了CCD57-10 的工作特性,并设计了一套性能可靠的硬件电路系统;分析了CCD探测器的时序关系并确定了详细的时序参数,在不影响探测能力前提下,为了提高系统帧频,设计上采用了CCD开窗工作模式;通过优化时序设计,在FPGA内完成了不同曝光时间工作模式的自适应。实验结果表明,系统在200KHz读出频率,256*256开窗条件下,帧频可达3f/s,读出噪声低至10个电子,具有较好的性能。成像系统性能稳定、可靠性高,设计理念具有较好的可扩展性。  相似文献   

8.
高分辨率全帧CCD高速驱动设计   总被引:1,自引:0,他引:1  
目前采用高分辨率全帧CCD作为图像传感器的航空遥感相机输出帧频低、驱动设计灵活性低,应用受到限制.为提高全帧CCD相机应用水平,通过FTF5066M驱动电路结构和时序关系分析,采用分离器件设计了全帧CCD的稳压变换电路、偏置电压电路和水平垂直驱动电路.利用FPGA设计了四通道高速并行输出的时序脉冲产生电路,克服了传统单通道输出方法的速度限制.试验中,该驱动电路利用MVC3000F镜头成功采集到高速图像.实验表明,本驱动设计配置灵活,输出帧频从0.7fps提高到2.16fps,充分满足了航空遥感相机的高帧频要求.  相似文献   

9.
基于VHDL的CCD驱动时序设计   总被引:4,自引:0,他引:4  
常丹华  于洋 《今日电子》2003,(10):27-29
本文介绍了使用一种标准的硬件描述语言VHDL编写CCD驱动电路的新方法,给出了时序仿真波形,并验证了其可行性。  相似文献   

10.
陈杰  沈思宽 《电子工程师》2003,29(10):50-52
提出了一种新的等离子体显示屏(PDP)驱动控制电路的设计方法,采用这种设计可以提高程序的可移植性,满足不同驱动电路的要求,节约资源,降低功耗。  相似文献   

11.
在透射电子显微镜相机的研制中,针对SONY行间转移面阵CCD ICX285AL图像传感器,设计了一款基于CPLD的面阵CCD驱动电路。以Altera公司的CPLD芯片EPM570T100作为时序发生器产生CCD驱动信号和相关双采样控制信号,并搭建了驱动器电路和直流偏压电路。在QuartusⅡ13.1开发环境下利用Verilog HDL语言编程,并利用Model Sim SE 10.1进行仿真测试。实验结果表明,以CPLD为核心的驱动电路能够产生符合CCD要求的驱动脉冲和偏置电压,可稳定地输出CCD视频信号。  相似文献   

12.
选用Kodak公司生产的大面阵行间转移型CCD(电荷耦合器件)芯片KAI-2093作为数码摄像机的图像传感器,介绍了其内部结构和工作原理,探讨了基于可编程逻辑器件FPGA用于对CCD驱动电路设计的方法和实现途径。基于KAI-2093的驱动时序和VHDL语言,给出了部分驱动时序的程序。结果表明本设计各项参数及指标均符合实际工作需要。此方法也可适用于其他类型的CCD驱动电路的设计。  相似文献   

13.
任航 《红外与激光工程》2013,42(7):1842-1847
介绍了面阵CCD485的内部结构、工作模式,并给出了其基本驱动电路设计。然后通过对面CCD485驱动时序图的分析,分析了全帧型大面阵CCD 的正常工作、快速擦除、图像窗口输出和像元合并的驱动时序,提出了一种基于时序细分和有限状态机的通用型全帧型面阵CCD驱动时序发生器设计方法。该方法通过对CCD 驱动时序进行分组,将每一组时序的波形划分为若干个基本输出状态,这样CCD 各个工作阶段所需的驱动时序都可以由各基本状态组合出来,使用摩尔型有限状态机来描述,将时序驱动器进行了模块化设计。给出了各个模块的具体设计,使时序发生器的设计过程更加简单,最后采用Xilinx公司的Virtex-ⅡPro系列FPGA-XC2VP20、ISE软件平台,设计了CCD驱动时序发生器,并进行了波形仿真分析。输出信号完全满足485芯片的驱动时序要求,证明了该设计方法的有效性。  相似文献   

14.
胡丽  宋文爱  杨录 《电子测试》2011,(10):51-54
以典型的线阵CCD图像传感器件TCDl32D为例,设计和开发了一种线阵CCD驱动电路。电路主要采用了复杂可编程逻辑器件(CPLD),充分发挥其"可编程"的技术特性,为用户提供了丰富的接口信号。介绍了该驱动电路的主要特性、工作原理和驱动时序的设计思想,阐述了逻辑设计原理,给出了CPLD实现电路和时序仿真图形.验证了CPL...  相似文献   

15.
介绍采用美国SMD公司的4M4CCD相机设计的空间成像系统的组成结构,重点介绍基于CPLD的CCD相机数据存储的时序设计。在设计中选用复杂可编程逻辑器件CPLD作为硬件设计平台,采用硬件描述语言VHDL编程实现,产生CCD相机存储所采集图像数据的存储器工作所需要的时序信号,在通过Max PlusⅡ环境下进行仿真验证后,设计的时序电路下载到CPLD器件中。经CCD相机系统成像验证该设计满足技术要求。  相似文献   

16.
航天任务中,为保证低等级器件的可靠性需要对其进行筛选。针对Kodak公司的商用CCD探测器KLI-2113,设计了可供12片CCD同时进行老炼试验的筛选电路,通过对各驱动信号的频率、宽度和相互位置关系的仔细调试,获得了满足信噪比要求的数字图像。在此基础上,针对12片CCD进行了老炼试验,试验结果表明,器件完全满足可靠性筛选方法的要求。本文中筛选电路的设计方法对其他航天任务中的低等级器件筛选也具有一定的参考价值。  相似文献   

17.
以Atmel公司的面阵CCD-TH7888A图像传感器为例,在研究了CCD结构和驱动时序图的基础上提出基于FPGA的驱动脉冲设计方法和硬件电路实现。使用VHDL语言对驱动时序发生器进行了硬件描述,并采用Quartus5.0对设计的驱动时序发生器进行仿真。试验结果表明,涉及的驱动电路可以满足面阵CCD-TH7888A的各项驱动要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号