首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到15条相似文献,搜索用时 125 毫秒
1.
在PCB设计中,信号完整性是不可忽略的一个话题,尤其信号反射、串扰问题,会引起严重的电路问题;在高速电路设计中,采取必要措施来减少信号反射、串扰问题是必要的。  相似文献   

2.
吴明赞  李竹  许运飞 《电子器件》2011,34(6):727-730
信号完整性问题在断路器状态监测无线节点PCB板设计中越来越明显,解决其信号完整性问题越来越重要.本文利用HyperLynx软件针对PCB板产生的反射和串扰问题进行布线前建模仿真和PCB布线后仿真分析后,将反射产生的过冲幅值降低至约100 mV,将串扰产生的过冲幅值控制在约60 mV.仿真结果表明,建立的反射、串扰模型适...  相似文献   

3.
沈敏  吴明赞  李竹 《电子器件》2013,36(4):568-571
ARM11核心板属于高速电路板,在设计中分析信号完整性问题是不可避免的。借助基于有限元方法的AnsoftSIwave仿真软件对ARM11核心板的关键信号线进行反射和串扰的仿真,使反射产生的过冲幅值和串扰幅值分别控制在驱动电压的10%和5%以内。在采取抑制措施后,过冲幅值从897 mV降至90 mV,串扰幅值从462 mV降至78 mV。仿真结果表明:反射和串扰对信号的影响明显减小,有限元数值计算方法能有效地解决高速电路板的信号完整性问题。  相似文献   

4.
基于信号完整性分析的一种视频处理系统设计   总被引:1,自引:0,他引:1       下载免费PDF全文
李广辉  庄奕琪  曾志斌   《电子器件》2007,30(4):1325-1328
高速系统设计中由于信号反射和串扰引起了信号完整性问题.MMSP2是一款高性能视频处理芯片,基于此芯片的系统设计必须应用高速系统设计方法,尽可能地减小对信号完整性的问题(反射,串扰等).HyperLynx是一款功能强大的高速电路信号完整性仿真工具.利用HyperLynx对信号完整性的仿真,可以在印刷电路板加工前解决潜在的信号完整性问题.  相似文献   

5.
高速数字系统的串扰问题分析   总被引:3,自引:1,他引:2  
在高速数字电路设计中,信号完整性问题越来越突出,已经成为高速电路设计工程师不可避免的问题.串扰问题是信号完整性问题中的重要内容.分析串扰产生的机理,讨论各种影响串扰的因素,建立了两线串扰模型并采用Mentor Graphic公司的信号完整性分析软件Hyperlynx进行了仿真实验.仿真结果表明:耦合长度、线距、信号的上升时间以及介质层对两线之间的串扰都有直接影响,在仿真研究的基础上针对以上因素的影响提出减小串扰的有效措施.  相似文献   

6.
高速数字PCB板设计中的信号完整性分析   总被引:5,自引:1,他引:4  
当今飞速发展的电子设计领域,信号频率的不断提高,印制电路板变小,布线密度加大都使得信号完整性问题越来越成为一个值得关注的问题.尤其是串扰和反射,常造成数字电路的误动作,从信号完整性的定义出发,介绍了信号完整性的主要问题,提出了解决串扰和反射的方法,并在Altium Designer环境下对一种端接技术进行了验证,结果表明:合理的端接可以改善信号完整性中的反射现象.  相似文献   

7.
吴超  吴明赞  李竹 《电子器件》2012,35(2):173-176
在变电站状态监测系统无线节点PCB设计过程中,由于存在高速电路,所以不可避免的会遇到信号完整信问题.借助IBIS模型和HyperLynx仿真软件对无线节点中的关键信号进行了反射和串扰的仿真研究.在未进行任何抑制措施时,反射和串扰对信号的影响较大,上冲和下冲幅值远大于200 mV,串扰幅值最大为370 mV.通过串联端接和加大传输线间距、减小耦合长度,反射和串扰对信号的影响明显减小,满足了信号完整性要求.  相似文献   

8.
基于OMAPL138的高速信号处理系统信号完整性分析   总被引:1,自引:0,他引:1  
以基于OMAPL138的高速数字信号处理系统为例,分析了信号完整性在高速电路设计中的重要性及问题产生原因,通过仿真提出了信号完整性问题中的反射和串扰的解决方案,并具体阐述了在实际工程设计中如何控制高速信号的时序,以及如何保证电源系统的完整性。实践证明,高速数字电路设计中,保证信号完整性可以有效的保障系统的稳定运行,提高设计的一次成功率。  相似文献   

9.
信号完整性的设计收敛已经成为当前深亚微米集成电路物理设计流程中的关键问题。对信号完整性收敛产生不利影响的有三个因素:串扰、直流电压降和电迁移。其中影响最大的是串扰,串扰噪声会产生大量的时序违规、逻辑错误。主要关注基于串扰控制的物理设计方法,包括新的流程、各个设计阶段对串扰的分析及修正的方法,以达到快速的时序收敛。并且根据真实的设计实例,提出了几点有效的控制串扰的方法和对于信号完整性管理比较有价值的观点。  相似文献   

10.
蒋纬  郑宏宇  赵祖军 《半导体技术》2014,(3):220-225,232
在高密度陶瓷封装外壳设计中,遇到的包括单信号线的延迟、反射和多信号线间的串扰等噪声问题,以及电源完整性问题,这些问题都严重影响整个电子系统性能的信号完整性。基于高速电路传输线的信号完整性相关基本理论,通过测试和仿真的方法来研究传输线间近端串扰和远端串扰问题。对大规模集成电路外壳CQFP240M进行串扰测试分析,利用仿真软件CST建立微带线和带状线模型,仿真、测试分析相邻传输线间串扰大小的影响因素。根据仿真结果,提出降低串扰的方法,优化设计,提高传输结构性能。  相似文献   

11.
高速电路的信号完整性研究   总被引:1,自引:0,他引:1  
信号完整性是高速电路设计的重要环节,讨论了信号反射、信号过冲和下冲、接地跳动、串扰、定时抖动与信号迟延等影响高速电路信号完整性的主要因素,提出了在时域和频域测量信号完整性测试主要指标;给出了基于建模仿真解决信号完整性问题和基于电路合理布局和优化设计解决信号完整性问题的方法建议.  相似文献   

12.
在高速数字电路设计中,随着电子产品的不断更新换代,其系统主频变得越来越高和产品变得越来越小型化,板级互连线的信号完整性问题也越来越突出。针对高速数字电路设计中的反射和串扰等信号完整性问题,分析破坏信号完整性的原因,并提供改善信号完整性的方法:采用端接技术和增加敏感信号线的间距。通过采用Hyperlynx仿真工具对在SC...  相似文献   

13.
高速PCB设计中信号完整性的仿真与分析   总被引:1,自引:0,他引:1  
肖汉波 《电讯技术》2006,46(5):109-113
讨论了高速PCB设计中涉及的定时、反射、串扰、振铃等信号完整性(SI)问题,结合CADENCE公司提供的高速PCB设计工具Specctraquest和Sigxp,对一采样率为125 MHz的AD/DAC印制板进行了仿真和分析,根据布线前和布线后的仿真结果设置适当的约束条件来控制高速PCB的布局布线,从各个环节上保证高速电路的信号完整性。  相似文献   

14.
信号完整性问题是高速数字系统的研究重点,其主要形式有反射、串扰与电磁干扰等。影响信号完整性的物理互连层包括集成电路、芯片封装、印制电路板和系统级连接四个部分,芯片和印制电路板是当前信号完整性研究的主要对象。本文主要阐述了印制电路板设计和工艺对信号完整性的影响。  相似文献   

15.
在高速电路设计中,信号完整性问题越来越突出,已经成为高速电路设计师不可避免的问题。该文重点研究了平行传输线间的串扰问题,通过信号完整性分析软件Hyperlynx建立了三线串扰模型并进行仿真分析,最后提出高速PCB设计中减小串扰噪声的策略。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号