共查询到18条相似文献,搜索用时 78 毫秒
1.
介绍了通信技术中数字相关器的工作原理,用VHDL设计了十六位高速数字相关器,并给出了仿真波形图,最后用CPLD实现了高速数字相关器。 相似文献
2.
数字相关器及其VHDL设计 总被引:1,自引:0,他引:1
利用VHDL(甚高速集成电路硬件描述语言)对硬件进行设计可简化电路设计工作。在数字通信的数据传输过程中,需要保持数据在传输过程中的同步,因此要在数据传输过程中插入帧同步字并用数字相关器对帧同步字进行检测,从而有效地避免发送数据与接收数据在传输过程中出现的异步问题。以10交叉码作为帧同步字的主要格式,基于FPGA进行了数字相关器的VHDL设计。 相似文献
3.
4.
并行数字相关器的FPGA实现 总被引:2,自引:0,他引:2
扩频码的相关解扩是扩频通信接收机的关键技术之一,主要介绍了数字相关器在全球定位系统(GPS)信号捕获中的应用,并进行了FPGA实现。在设计中,采用了16路并行相关运算的方式加快相关解扩运算速度。在GPS信号时域捕获的理论推导基础上,给出了数字下变频电路结构,分析了载波NCO的频率精度,详细讨论了扩频码相关解扩单元阵列的计算方法和电路结构与参数。最后,通过ModelSim算法仿真和Xilinx Virtex-5 LX220FPGA测试,取得了较好的捕获效果。 相似文献
5.
基于VHDL语言的数字频率计的设计 总被引:5,自引:0,他引:5
文章介绍了用EDA技术作为开发手段,实现数字频率计的设计。系统基于VHDL语言,以CPLD为核心,具有体积小、可靠性高、灵活性强等特点。 相似文献
6.
7.
文中运用VHDL语言,采用Top To Down的方法。实现8位数字频率计,并利用Isp Expert集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中。经实际电路测试,该系统系统性能可靠. 相似文献
8.
基于VHDL语言的数字时钟设计 总被引:1,自引:0,他引:1
介绍了VHDL语言的特点及优势,表明了EDA技术的先进性,采用自上而下的设计思路,运用分模块的设计方法设计了数字时钟系统,并在QuartusⅡ环境下进行编译和仿真,完成了24 h计时和辅助功能设计,证明了方案的可行性,体现出了"硬件设计软件化"的新趋势。 相似文献
9.
基于VHDL语言的数字频率计设计 总被引:2,自引:0,他引:2
介绍了VHDL语言在数字频率计设计中的具体应用,说明了实现电子电路设计的自动化(EDA)过程和EDA技术在现代数字系统设计中的重要地位和作用。 相似文献
10.
11.
12.
13.
提出一种在FPGA器件上实现流水线并行FIR滤波器结构。首先从理论上分析有限冲激响应(FIR)数字滤波器的特点,并推出利用FPGA器件实现的可行性及其基本结构。接着利用VHDL实现每个模块,并对其进行仿真。 相似文献
14.
VHDL是一种广泛使用的硬件描述语言.其语义的形式化描述对于VHDL的使用及实现具有重要意义.本文提出了一种基于时段演算的VHDL的形式语义. 相似文献
15.
分析了异步串行通信的帧格式,利用VHDL设计出异步串行通信电路,并通过计算机仿真和实验证明了设计的正确性。 相似文献
16.
通过VHDL为基础设计了一种投币式饮料机的设计。整个设计以两个计数器为核心,30秒计数器通过与按键联合控制整个购买过程;8秒计数控制饮料出口开关的自动开关,从而达到控制输出流量。全文提供了投币信号处理.购买过程处理.开关流量控制几个主要控制模块的设计思路及方案。并给出了各模块和总体系统设计的仿真。 相似文献
17.
近年来EMCCD被越来越多地用于天文观测,国内EMCCD 相机的研制和观测也在加速。介绍了基于TI的EMCCD TC253相机的数字控制系统及其设计方法。首先对TC253以及模拟信号处理器AD9845B的工作原理及控制要求进行了分析。重点介绍了在Quartus Ⅱ的开发环境下,使用VHDL语言与FPGA对该图像采集系统的数字控制部分进行分析与设计过程,并给出系统仿真波形图。最后在所设计的硬件电路上进行了测试,给出了关键控制信号的实测波形。通过实测时钟波形与EMCCD器件要求波形的时序比较分析,得出了该实际系统对VHDL程序中信号时序的修正量,从而获得了满意的EMCCD驱动时钟。 相似文献
18.
为了实现仪器仪表数字信息快速识别,提高科研与生产效率,系统采用了计算机图像采集与处理技术,具体先将信息预处理,进行噪点消除,进行字符闽值分割将图像细化,对信息进行初步分类,然后利用形态学与”定位取值”相结合方法对信息进一步细化分类,从而完成信息识别。通过利用VHDL进行仿真,实验表明信息识别”定位取值”法准确度较高,研... 相似文献