首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到15条相似文献,搜索用时 500 毫秒
1.
基于FPGA的DDR控制器的实现   总被引:1,自引:0,他引:1  
郑佳  李永亮  李娜 《无线电工程》2007,37(10):23-25
目前,DDR SDRAM因其拥有比SDRAM双倍的数据速率,已经成为存储器的主流,得到了广泛应用。使用Altera公司的Cyclone FPGA芯片设计实现了一个DDR控制器,为微控制器或数字信号处理器与DDR SDRAM之间连接提供了一种方案。详细叙述了其基本结构和设计思想,并给出了DDR控制器的状态转换图和在设计与实现中应注意的几个问题。  相似文献   

2.
DDR SDRAM使用双倍数据速率结构,凭借其大容量,高数据传输速率和低成本优势,正在被越来越多地应用于高速数据采集系统中[1].使用Altera公司的Cyclone FPGA芯片设计实现了DDR控制器的功能,叙述了其设计思想,具有一定的实用价值.  相似文献   

3.
基于FPGA的DDR3 SDRAM控制器设计及实现   总被引:3,自引:0,他引:3  
张刚  贾建超  赵龙 《电子科技》2014,27(1):70-73
DDR3 SDRAM是第三代双倍数据传输速率同步动态随机存储器,以其大容量、高速率和良好的兼容性得到了广泛应用。文中介绍了DDR3的特点和操作原理,以及利用MIG软件工具在Virtex-6系列FPGA中实现DDR3 SDRAM控制器的设计方法,并进行硬件测试。验证了DDS3控制器的可行性,其工作稳定、占用资源少、可植性强等。  相似文献   

4.
一种基于FPGA的DDR SDRAM控制器的设计   总被引:1,自引:0,他引:1  
陈根亮  肖磊  张鉴 《电子科技》2013,26(1):52-55
对DDR SDRAM的基本工作特性以及时序进行了分析与研究,基于FPGA提出了一种通用的DDR SDRAM控制器设计方案。在Modelsim上通过了软件功能仿真,并在FPGA芯片上完成了硬件验证。结果表明,该控制器能够较好地完成DDR SDRAM的读写控制,具有读写效率较高、接口电路简单的特点。  相似文献   

5.
存 介绍了DDR3 SDRAM的技术特点、工作原理,以及控制器的构成。利用Xilinx公司的MIG软件工具在Virtex-6系列FPGA芯片上,实现了控制器的设计方法,并给出了ISim仿真验证结果,验证了该设计方案的可行性。  相似文献   

6.
实现数据的高速大容量存储是数据采集系统中的一项关键技术。本设计采用Altera公司Cyclone系列的FPGA完成了对DDR SDRAM的控制,以状态机来描述对DDR SDRAM的各种时序操作,设计了DDR SDRAM的数据与命令接口。用控制核来简化对DDR SDRAM的操作,并采用自顶至下模块化的设计方法,将控制核嵌入到整个数据采集系统的控制模块中,完成了数据的高速采集、存储及上传。使用开发软件QuartusⅡ中内嵌的逻辑分析仪Signal TapⅡ对控制器的工作流程进行了验证和调试。最终采集到的数据波形表明,完成了对DDR SDRAM的突发读写操作,达到了预期设计的目标。  相似文献   

7.
DDR2 SDRAM控制器的设计与实现   总被引:9,自引:1,他引:8  
本文介绍了DDR2 SDRAM的基本特征,并给出了一种DDR2 SDRAM控制器的设计方法,详述了其基本结构和设计思想,并使用Altera公司的FPGA器件Stratix EP2S30F672C3进行了实现和验证,同时给出了设计与实现中应注意的若干问题.  相似文献   

8.
李晨航 《导航》2009,45(4):41-43
本文详细论述了卫星导舷接收机基带信号跟踪环路的设计方案,阐述了在FPGA中的实现方法。实际运行结果表明跟踪环路功能正常,满足设计要求。  相似文献   

9.
10.
为解决超高速采集系统中的数据缓存问题,文中基于Xilinx Kintex-7 FPGA MIG_v1.9 IP核进行了DDR3 SDRAM控制器的编写,分析并提出了提高带宽利用率的方法。最终将其进行类FIFO接口的封装,屏蔽掉了DDR3 IP核复杂的用户接口,为DDR3数据流缓存的实现提供便利。系统测试表明,该设计满足大容量数据缓存要求,并具有较强的可移植性。  相似文献   

11.
一种DDR SDRAM控制器设计   总被引:3,自引:1,他引:2  
在分析DDR SDRAM基本操作原理的基础上,提出了一个基于FPGA的DDR SDRAM控制器的设计,实现了DDRSDRAM读写时序控制,并给出实现结果.  相似文献   

12.
杨斌  段哲民  高峰 《电子设计工程》2012,20(23):147-149
使用功能强大的FPGA来实现一种DDR2SDRAM存储器的用户接口。该用户接口是基于XILINX公司出产的DDR2SDRAM的存储控制器.由于该公司出产的这种存储控制器具有很高的效率,使用也很广泛,可知本设计具有很大的使用前景。本设计通过采用多路高速率数据读写操作仿真验证,可知其完全可以满足时序要求,由综合结果可知其使用逻辑资源很少,运行速率很高,基本可以满足所有设计需要。  相似文献   

13.
基于FPGA的DRR2 SDRAM控制器接口的简化设计方法及实现   总被引:3,自引:0,他引:3  
DDR2 SDRAM是由DDR SDRAM发展而来的一种新型大容量存储器,正在被越来越多的应用在高速存储系统中。文中介绍了利用MIG软件工具在Xilinx Spartan-3A系列FPGA中实现DDR2 SDRAM控制器的设计方法,详细叙述了其基本原理,并给出了硬件测试结果。  相似文献   

14.
由于DDR2颗粒成本低,数据带宽高,PCB相对设计比较容易等特点。目前仍广泛应用于需要数据缓存的各个地方。本文介绍了一种使用灵活,可扩展性强的DDR2 PHY层控制器,通过分析实际的应用环境,只要添加少量的代码,就可以得到一个性能和面积比最优的IP CORE控制器。  相似文献   

15.
转置存储器(CTM)是合成孔径雷达(SAR)实时处理器的一个重要组成部分,本文提出了在基于FPGA和DDR2 SDRAM的实时成像系统中CTM的设计方法,详述了其功能和设计思想,并使用ALTERA的EP2S60F1020C5 FPGA和SAMSUNG的M378T6553CZ3 DDR2 SDRAM进行了实现和验证,同时给出了设计与实现中应注意的若干问题.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号