共查询到17条相似文献,搜索用时 218 毫秒
1.
2.
C波段宽带线性调频信号源的设计 总被引:1,自引:0,他引:1
宽带线性调频信号源在通信、雷达和仪器中有着广泛的应用.传统的线性调频信号产生方法有先天性的缺陷,本文介绍了一种基于DDS和PLL的C波段宽带线性调频信号源的设计方法.这种方法巧妙地使DDS和PLL进行优势互补,可产生带宽达1 GHz的高线性度线性调频信号.实验表明,这种方法能够完全补偿VCO的非线性,并且具有简单易行,可编程,可扩展,实用性强等优点,所产生的线性调频信号具有带宽宽、相位噪声低、频率分辨率高等特性,能够满足精密测距雷达对线性调频电路的技术要求. 相似文献
3.
介绍了采用DDS激励PLL技术的宽带线性调频信号源的设计与实现,给出了主要的硬件电路和软件设计方案。由FPGA控制DDS芯片AD9910产生带宽可变的线性调频信号,采用DDS激励PLL的锁相倍频技术将信号倍频到4GHz。实验表明,基于该方案设计的线性调频信号源具有较高的频率分辨率和频率精确度,所产生的线性调频信号频谱干净稳定,满足雷达系统应用的要求。 相似文献
4.
由于太赫兹波能够穿透非金属、非极性材料,太赫兹技术能够弥补激光技术的不足,实现对目标内部的透视测距。研究分析提出基于线性调频连续波的太赫兹透视测距技术,实现了多种材料的厚度以及多层介质材料的介电常数的非接触式测量,进一步拓展了太赫兹线性调频连续波的应用范围,为材料介电常数测量提供了新途径。以3种常见的材料作为检测目标,利用0.11~0.17 THz、0.17~0.22 THz、0.22~0.33 THz、0.33~0.50 THz 4个频段的太赫兹线性调频连续波实验验证方法的有效性,并证明厚度测量和介电常数测量的精度随信号带宽的增加而提高,误差最小均可达到1%以下。此外,以雷达天线罩陶瓷材料作为检测目标,应用太赫兹透视测距的原理,结合二维扫描架获取样品的全部信息,实现了对内部缺陷的透视成像与定位。 相似文献
5.
为实现高精度线性调频连续波(LFMCW)雷达测距,在分析Rife算法的基础上,提出了基于改进Rife(IRife)算法的LFMCW雷达测距方法。首先介绍了该方法的实现原理和实现步骤,然后在型号为EP4CE55F23A7N的FPGA芯片上进行方法实现,最后将该方法嵌入LFMCW雷达测距系统中进行现场实验验证。仿真和现场实验结果表明,在相同的信噪比条件下,相较于基于Rife算法的测距方法,基于IRife算法的测距方法均方根误差小,测距精度高,稳定性好,证明了该方法的有效性。 相似文献
6.
单边带宽带线性调频信号发生器的设计 总被引:2,自引:2,他引:0
本文介绍了采用DDS芯片产生宽带线性调频信号,以及通过正交调制将基带线性调频信号变换为单边带线性调频信号的系统设计方案。按此方案成功实现了宽带线性调频信号发生器系统。实验表明,该系统灵活、可靠,输出信号有很好的频率线性度。 相似文献
7.
线性调频信号是现代雷达系统中一种常用的信号形式,通过脉冲压缩处理,可以得到良好的距离和径向分辨率。在研究线性调频信号脉冲压缩基本原理的基础上,得出通过时域匹配滤波、基本运算卷积加法等处理实现信号脉冲压缩的方法,并做了MATLAB仿真分析。详细介绍了基于FPGA技术的线性调频信号脉冲压缩的设计方法,使用Xilinx公司的XC6VLX240T芯片和ISE开发软件进行硬件系统的实现,并将结果与仿真效果进行比对,验证了硬件实现脉冲压缩的可行性与有效性。 相似文献
8.
X波段线性调频信号源已在多个领域得到广泛应用.采用直接数字频率合成(DDS)激励锁相频率合成(PLL)的技术,可以弥补各自的缺点,设计了X波段( 10GHz ~10.5GHz)线性调频信号源的实现方案,并对信号源的频率建立时间和相位噪声进行了仿真,重点研究了基于AD9854的锁相环激励信号源的设计. 相似文献
9.
基于循环平稳的动目标特征提取方法研究 总被引:2,自引:0,他引:2
本文结合循环平稳理论与线性调频信号特性,推导了对线性调频信号参数进行估计的理论方法,提出了一种对线性调频信号参数递归估计的方法,在动目标运动特征的提取过程中具有优越性。 相似文献
10.
11.
为了在同一硬件平台上实现多种符号速率和多种通信体制,基于FPGA内部PLL可重配置技术和DDS专用芯片,提出了一种在不同通信体制下实现调制符号率逐比特可变的正交调制器设计方法,并在以EP4SE230为核心的处理平台上进行了硬件实现。通过改变调制器参数并采用矢量信号分析仪对调制信号进行测量,结果显示正交调制器信号的幅频特性和EVM均满足系统要求。采用这种方法实现的调制器具有很强的灵活性,符合数字通信软件无线电的趋势。 相似文献
12.
13.
一种DDS/PLL混合型高分辨率频率合成器 总被引:3,自引:0,他引:3
本文利用直接数字频率合成器频率分辨率和相位噪声低而锁相环锁率合成器输出频率高和对鉴相输入呈现窄带特性的优点,用STEL-1175DDS芯片设计了一个高分辨率正弦信号产生器,并以此推动锁相环进行倍频。通过这种DDS/PLL混合型频率合成器,得到了中心频率为38MHz的高分辨率正弦信号。本文给出了电路设计过程及测试结果。 相似文献
14.
15.
基于DDS和PLL技术的微波捷变频频综模拟器 总被引:1,自引:0,他引:1
现代雷达及跳频通信系统对微波捷变频频综提出了越来越高的要求,DDS和PLL技术是当今主要的捷变频信号合成方法.本文提出了一种基于DDS和PLL技术的微波捷变频频综模拟器,能够满足现代高精度信号源分析仪对捷变频信号捷变频时间的检测和演示,同时也是一种理想的微波捷变频频综实现方案. 相似文献
16.
设计一款基于直接数字频率合成(DDS)驱动的C波段频率源,该频率源使用AD9912 DDS芯片产生低频参考,通过驱动锁相环产生C波段的频率输出。其中,DDS作为驱动可以保证频率综合器足够细小的分辨率,锁相环作为可变次数倍频器可完成对参考频率的频率倍增,从而在C波段范围下同时实现宽频带、小步进、低相位噪声与低杂散的指标要求。通过实验与测试,该频率源可以1k Hz为频率步进实现6.75~7.75GHz的频率输出范围,其相位噪声达到―95dBc/Hz@10kHz,杂散抑制度达到70dBc。即与典型的锁相环结构相比,在同样的频率步进与输出频率下,实现了宽频带,并获得了更好的杂散表现与相位噪声。 相似文献
17.
基于DDS+PLL技术频率合成器的设计与实现 总被引:4,自引:2,他引:2
本文介绍了DDS+PLL方式实现频率合成的基本原理和技术优势。根据GSM-1900系统对频率源的要求,提出了一种基于DDS+PLL结构频率合成器的硬件电路设计方案。借助于EDA仿真软件ADS、ADISimPLL完成了频率合成器中关键模块参数的确定,并对系统性能进行了仿真分析,最后运用AD9851、ADF4113等芯片完成了频率合成器的硬件实现,测量结果表明该频率合成器达到了设计指标,系统性能良好。 相似文献