共查询到20条相似文献,搜索用时 93 毫秒
1.
2.
基于前面板数据端口(FPDP)总线协议,设计并实现了一种高速数据传输总线。该总线为32位同步并行总线,可以提供多块板卡间的高速数据传输。文中通过FPGA实现的示例,给出了数据传输总线的性能,表明了其在多板卡系统中的应用是可行的。 相似文献
3.
介绍了基于 USB的高速数据采集系统的软硬件设计.重点介绍了基于USB2.0传输控制芯片EZ-USB FX2的流状态特性设计的通用可缟程接口(GPIF)与FIFO连接的方案.给出了流状态特性的主要特点、配置方法等.并且详细介绍了固件程序的编写.这种方法能有效地处理突发数据,满足对外部FIFO的快速存取. 相似文献
4.
5.
该系统运用简单的MCS-51单片机来实现复杂的数据采集与还原电路.采用89C51单片机作为中心控制单元,由ADC芯片将数字信号转换为模拟信号,经过高速缓存芯片后,由DAC芯片进行数模转换,从而实现数据的高速采集及还原. 相似文献
6.
利用EZ-USB接口芯片AN2131Q实现了基于TMS320C5409的水声信号采集及混沌特性研究系统中的高速数据通信,提出了一种采用FIFO缓存芯片实现AN2131Q与TMS320C5409的连接方法,深入研究了EZ-USB序列接口芯片的固件、设备驱动和用户程序开发过程. 相似文献
7.
8.
介绍了AVS解码器的系统构成;研究了基于TMS320DM642芯片实现PCI主模式读方式的数据传输系统.给出了在嵌入Linux操作系统下通过DM642PCI主模式读方式实现AVS视频数据传输的具体方法;给出了视频数据接收线程与视频解码线程间的相互切换方法并配合内存映射、环行缓冲等方法,实现AVS视频流实时解码.实际结果证明此解码系统能满足实时性要求. 相似文献
9.
基于SOPC的高速数据采集系统研究与设计 总被引:1,自引:1,他引:0
本文提出一种基于SOPC(可编程片上系统)和USB2.0的高速数据采集系统设计方案,并利用Labview实现虚拟仪器的设计;介绍此方案中用到的USB接口芯片CY7c68013的工作原理,利用FPGA实现的SOPC功能模块以及利用Labview进行虚拟仪器设计的方法,并阐述此方案的硬件实现. 相似文献
10.
11.
本文通过PCI总线I/O加速器PCI9054,利用DMA方式实现了高速数据传输。详细介绍了两种主要的DMA方式,PCI9054内部相关寄存器的配置以及DMA的数据操作流程,并根据本地信号状态机,在FPGA里设计本地信号控制器,实现了计算机高速读取PCI设备内的数据。 相似文献
12.
SAR雷达前端数据采集系统速度与存储系统容量的日益提高,对数据转存系统的性能提出了更高的要求以Xilinx公司Virtex-5系列FPGA为硬件平台,基于PCI—E协议与Aurora协议提出了一种高速数据转存系统解决方案.在Aurora协议基础之上,自定义了一种可靠的帧格式;利用双口RAM对数据进行缓存,以乒乓方式操作,确保了在输入、输出数据传输速率不匹配情况下数据传输的稳定性与可靠性:转存系统与PC通过PCI-E总线进行通信,命令交互采用PIO模式,图像与列表数据传输采用DMA模式.经实际测试,该方案能够满足某型号SAR雷达系统对高速数据转存的要求. 相似文献
13.
14.
带DSP的数据采集模块是VXI总线领域的一个研究热点 ,本文介绍了基于VXI总线的数据高速采集模块的设计方法 相似文献
15.
16.
McBSP和EDMA在实时数据流传输中的配置 总被引:2,自引:0,他引:2
以利用TMS320C64x进行音频处理为例,介绍TMS320C64x多通道缓冲串口(McBSP)和增强型直接存储器访问(EDMA);重点讲述McBSP控制寄存器和EDMA参数RAM的设置方法,并给出利用EDMA参数链接(linking)功能和乒乓缓冲实现连续数据流传输的实现方法。 相似文献
17.
设计了以CPLD为核心处理芯片的高速高精度数据采集系统,根据输入信号范围,采用浮点放大器放大适当的倍数,保证了数据采集系统的动态测量范围,提高了数据采集精度;双端口RAM作为A/D转换与CPU之间的桥梁,为高速数据吞吐提供了有力的硬件支持. 相似文献
18.
19.
本文介绍了一种利用FPGA器件作控制核心,基于PCI局部总线的电器试验参数高速数据采集系统,分析了系统组成和设计思想,着重对FPGA模块功能和PCI内核设计做了介绍,最后介绍了系统的性能测试和应用情况,体现了系统的独立性和灵活性. 相似文献
20.