共查询到19条相似文献,搜索用时 156 毫秒
1.
2.
3.
文中基于复杂可编程逻辑器件设计一款高分辨率的线阵CCD信号采集系统。利用Verilog硬件描述语言进行了CPLD控制模块以及逻辑单元的程序设计,由图像专用A/D芯片中的相关双采样等特殊功能,实现了对CCD输出信号的噪声处理和模数转换,通过USB2.0接口实现了计算机终端采集和控制指令的实时传输。采用CPLD的设计方法具有驱动时序精确、采样速率快、抗干扰性强和输出信号稳定等特点。仿真结果证明,系统总体性能较好,上位机能正确显示采集到的CCD数据,噪声在允许的范围内,在不同的工作环境下,系统性能稳定。 相似文献
4.
基于CPLD的可调频波形发生器的设计 总被引:1,自引:0,他引:1
该波形发生器是以CPLD(复杂可编程逻辑控制器)为核心部件,辅以输入控制、D/A转换及数码显示等模块,利用VHDL语言在MaxplusⅡ软件中完成设计,可以输出递增斜波、递减斜波、三角波、阶梯波、正弦波及方波等6种波形信号。文中介绍了在CPLD上产生上述信号的基本原理,并对该波形发生器与传统波形发生器的优缺点进行了分析。 相似文献
5.
6.
7.
8.
本文设计了一种基于单片机和FPGA的低频数字相位测量仪。系统采用等精度的测量方法可以较精确的测量出两个相同频率信号的相位差。系统中的FPGA部分进行数据采集,单片机部分对数据进行处理,并在数码管上显示待测信号的相位差。与传统相位测量仪相比,本系统有处理速度快、稳定性高、性价比高等优点。 相似文献
9.
常规数据采集与显示方法是应用CPU或DSP通过软件控制数据采集的模/数转换,这样将会频繁中断系统的运行,从而降低系统的运算速度,数据采集的速度也将受到限制.通过CPLD实现由硬件控制模/数转换和数据显示,最大限度地提高系统的信号采集和处理能力.这里运用VHDL硬件编程语言,通过状态机设计程序,完成A/D转换芯片与可编程逻辑芯片的接口.将A/D转换结果以BCD码形式通过CPLD芯片进行显示,实时观测转换进程,给出了BCD码转换流程图,完成相应电路设计,通过QuartusⅡ软件进行仿真,并在开发系统上成功实现功能验证,提高了系统的运算速度. 相似文献
10.
ARINC429总线是一种应用广泛的航空数据总线,主要用于航空电子设备和系统之间的通信。在描述AR-INC429总线和HS-3282的基础上,提出了TMS320F2812 DSP与ARINC429数据总线通信的设计方法。该系统主要由429数据收发模块和CPLD逻辑控制模块组成。429数据收发模块采用429专用协议收发芯片HS-3282完成429总线数据的格式转换和协议处理,CPLD逻辑控制模块使用CPLD地址译码产生HS-3282所需要的初始化、接收使能、发送使能信号,TMS320F2812通过CPLD逻辑控制对HS-3282进行时序控制来完成TMS320F2812与429总线的通信。结果表明,该系统能实现TMS320F2812与ARINC429数据的100 kb速率的通信,并完成总线数据格式转换。 相似文献
11.
基于CPLD和89S51的多功能信号测量仪 总被引:1,自引:0,他引:1
提出一种基于CPLD和89S51的多功能信号测量仪,该测量仪可测量频率,周期和脉宽等参数.介绍了高精度测频方法、可编程逻辑器件应用以及周期脉宽测量方法.以CPLD和单片机为核心,消除了直接测频方法对测量频率需采用分段测试的局限性,该多功能信号测量仪可在整个测试频段内保持高精度,测量频率范围达0.1Hz~100MHz以上. 相似文献
12.
13.
基于MCU+CPLD的相位差和频率的测量方法研究及实现 总被引:2,自引:0,他引:2
介绍了一种基于复杂可编程逻辑器件CPLD与单片机的相位和频率测量方法,其中单片机完成控制和数据处理.给出了硬件原理图和CPLD设计核心模块,可有效提高测量精度和抗干扰能力. 相似文献
14.
15.
通过对直接数字频率合成技术的研究,采用单片机AT89S51控制DDS芯片AD9854设计出一种高性能直接数字频率合成器。该数字频率合成器采用并行通信的方式传输控制字,通过改变控制字来改变输出频率,得到所需频率的正弦波。软件上采用菜单式、全部键盘控制方式。用4×4矩阵键盘控制,进行功能选择以及设置频率、幅度和相位控制字。界面显示用带中文字库的液晶TS-12864显示,实现了良好的人机交互,系统操作使用方便。用单片机控制DDS数字芯片实现的数字频率合成器,有着比模拟频率合成器更好的抗干扰性、频率分辨率和频谱纯度,同时有着更小的体积。系统经测试得到所需频率的正弦波,数字频率合成器设计成功。 相似文献
16.
17.
18.