首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 93 毫秒
1.
提出了一种基于共源共栅及电阻并联反馈结构的超宽带低噪声放大器(LNA)。在3~10 GHz的工作频段范围内,采用电阻并联反馈和π型匹配网络结构,实现宽带输入匹配,并有效减小整个电路的噪声系数。利用共源共栅输出漏极的并联峰化技术,实现平坦的高频增益及噪声的有效抑制。采用源极电感(Ls)负反馈及晶体管M3构成的源极跟随器,提高电路的线性度和输出匹配。基于TSMC 0.18 μm RFCMOS工艺库,采用Cadence Spectre RF,对LNA原理图和版图进行仿真。仿真结果显示,该LNA的S11和S22均小于-10 dB,S12小于-32 dB,S21为11.38±0.36 dB,噪声系数为3.37±0.2 dB,P1dB和IIP3分别为-9.41 dBm和-2.7 dBm。设计的LNA在带宽内具有良好的输入输出匹配、较好的反向隔离度及线性度、高且平坦的增益和低且平坦的噪声系数。  相似文献   

2.
提出了一种基于共源共栅及电阻并联反馈结构的超宽带低噪声放大器(LNA)。在3~10GHz的工作频段范围内,采用电阻并联反馈和π型匹配网络结构,实现宽带输入匹配,并有效减小整个电路的噪声系数。利用共源共栅输出漏极的并联峰化技术,实现平坦的高频增益及噪声的有效抑制。采用源极电感(Ls)负反馈及晶体管M3构成的源极跟随器,提高电路的线性度和输出匹配。基于TSMC 0.18μm RFCMOS工艺库,采用Cadence Spectre RF,对LNA原理图和版图进行仿真。仿真结果显示,该LNA的S11和S22均小于-10dB,S12小于-32dB,S21为11.38±0.36dB,噪声系数为3.37±0.2dB,P1dB和IIP3分别为-9.41dBm和-2.7dBm。设计的LNA在带宽内具有良好的输入输出匹配、较好的反向隔离度及线性度、高且平坦的增益和低且平坦的噪声系数。  相似文献   

3.
超宽带CMOS低噪声放大器的设计   总被引:1,自引:0,他引:1  
罗志勇  李巍  任俊彦 《微电子学》2006,36(5):688-692
设计了一种应用于3.1~5.2 GHz频段超宽带系统接收机的差分低噪声放大器,采用前置切比雪夫(Chebyshev)2阶LC ladder带通滤波器的并联负反馈结构,详细分析了其输入宽带阻抗匹配特性和噪声特性。仿真基于TSMC 0.18μm RF CMOS工艺。结果表明,在全频段,电路功率增益S21为11 dB,增益平坦度小于1 dB,最小噪声系数为3.5 dB,输入输出均良好匹配,在1.8V电源电压下,功耗为14.4 mW。  相似文献   

4.
设计了一种用于2.4GHz RFID单芯片阅读器的CMOS低噪声放大器(LNA)。该设计采用全差分共源共栅结构和新颖的多级噪声抵消技术,不仅减小了电路的噪声而且增加了系统的线性度。芯片采用标准UMC 0.18um CMOS工艺,工作电压为1.2V时,消耗电流小于8mA,后仿真结果表明2.4GHz时,芯片达到1.69dB噪声系数,大于14.25dB功率增益以及-1.1dBm的输入三阶截点(IIP3)。设计满足单芯片阅读器低噪声,低功耗和高线性度的要求。  相似文献   

5.
设计了一种用于3~5GHz MB-OFDM超宽带接收机射频前端的CMOS低噪声放大器(LNA).分析了RC电阻反馈式低噪声放大器的结构,针对其存在的噪声大、增益低等问题,提出一种改进电路结构;增加了一个源极电感,以克服上述电路的不足,采用TSMC 0.18μm RFCMOS工艺,进行设计和仿真.仿真结果表明:改进结构在...  相似文献   

6.
为了降低接收前端的噪声,设计并制作一种超宽带低噪声放大器。基于负反馈技术和宽带匹配技术,利用Avago ATF-54143 PHEMT晶体管设计了放大器电路。运用ADS2009对重要指标进行仿真及优化。实测结果表明,在0.2 GHz~3.2 GHz这4个倍频程的超宽带范围内,增益大于24 dB,增益平坦小于±2 dB。在0.2 GHz~2GHz内,噪声系数(NF)小于1.2 dB;在2 GHz~2.6 GHz内,NF〈1.5 dB;在2.6 GHz~3.2 GHz内,NF〈2 dB。该放大器性能良好,满足工程应用要求,可用于通信系统的接收机前端。  相似文献   

7.
介绍了一种基于0.18-um CMOS工艺、适用于超宽带无线通信系统接收前端的低噪声放大器。在3.1~10.6GHz的频带范围内对它仿真获得如下结果:最高增益12dB;增益波动小于2dB;输入端口反射系数S11小于-10dB;输出端口反射系数S22小于-15dB;噪声系数NF小于4.6dB。采用1.5V电源供电,功耗为10.5mW。与近期公开发表的超宽带低噪声放大器仿真结果相比较,本电路结构具有工作带宽大、功耗低、输入匹配电路简单的优点。  相似文献   

8.
《现代电子技术》2019,(7):108-111
文中设计并实现一款适用于S波段和C波段(2~8 GHz)的超宽带低噪声放大器(LNA)。该低噪声放大器选用三菱公司InGaAs HEMT晶体管MGF4941AL,采用并联负反馈的三级级联放大结构,有效提高了增益和带内匹配。三级电路均采用电阻自偏压方式实现单电源供电,并且加入了正电延时模块确保晶体管正常工作。测试结果表明,在2~8 GHz频率范围内,输入反射系数S_(11)和输出反射系数S_(22)分别小于-8.5 dB和-7.7 dB,正向增益S_(21)大于21 dB,噪声系数小于3.6 dB。  相似文献   

9.
采用TSMC公司的0.18μm CMOS工艺,设计了一款具有带外抑制功能的超宽带低噪声放大器(UWB LNA),电路基于窄带PCSNIM LNA拓扑结构,并利用二阶切比雪夫滤波器和带外抑制电容代替传统输入匹配网络。电路由1.8 V直流电源供电,功耗约为11.5 mW。仿真结果表明,在3 GHz~5 GHz的超宽带频段内,平均正向增益约为13.9 dB,输入、输出回波损耗S11和S22分别小于-13 dB和-15 dB,最小噪声系数仅为0.997 dB,三阶交调点IIP3均值为5.40 dB。此外,反向隔离度S12和稳定性StabFact1等性能指标也取得了不错的仿真效果。  相似文献   

10.
齐凯 《微电子学》2012,42(5):622-626
设计了一种用于1~4GHz射频前端的全集成CMOS宽带低噪声放大器。利用电流复用技术,对典型并联共栅-共源噪声抵消结构进行改进,以缓和噪声、增益及功耗之间的矛盾。采用在输入端引入电容电感并与MOS管寄生电容构成П形网络的方式来改善输入匹配特性。基于TSMC 0.18μm CMOS工艺进行设计和仿真。仿真结果表明,LNA噪声系数小于3.24dB,输入反射系数S11小于-8.86dB,增益大于15.6dB,IIP3优于+1.55dBm,在1.8V单电源供电条件下功耗仅为16.2mW。  相似文献   

11.
基于TSMC O.18μm RFCMOS工艺设计了一种无电感并联负反馈的超宽带低噪声放大器(LNA).在3~5 GHz工作频率范围内,电阻电流复用技术为整体电路提供自偏置,使其在足够的带宽范围内均可实现较高增益;同时噪声相消技术又可消除部分沟道热噪声,在很大程度上降低了放大器的噪声系数,由仿真结果可以看到:LNA在3~5 GHz内实现了良好输入输出匹配和较好的线性度,同时得到了较好的电压增益和噪声性能;并且其在整个频带范围内增益达到11~13.9 dB,噪声系数小于4.6 dB.整个设计最大的优点是没有用到片上电感,使得芯片面积大大缩小,这对商业应用具有极大的吸引力。  相似文献   

12.
文中给出了一个应用于超宽带射频接收机中的全集成低噪声放大器,该低噪声放大器采用了电阻并联负反馈与源极退化电感技术的结合,为全差分结构,在Jazz0.18μm RF CMOS工艺下实现,芯片面积为1.08mm2,射频端ESD抗击穿电压为1.4kV。测试结果表明,在1.8V电源电压下,该LNA的工作频带为3.1~4.7GHz,功耗为14.9mW,噪声系数(NF)为1.91~3.24dB,输入三阶交调量(IIP3)为-8dBm。  相似文献   

13.
3.1~10.6GHz超宽带低噪声放大器的设计   总被引:1,自引:0,他引:1  
韩冰  刘瑶 《电子质量》2012,(1):34-37
基于SIMC0.18μmRFCMOS工艺技术,设计了可用于3.1—10.6GHzMB—OFDM超宽带接收机射频前端的CMOS低噪声放大器(LNA)。该LNA采用三级结构:第一级是共栅放大器,主要用来进行输入端的匹配;第二级是共源共栅放大器,用来在低频段提供较高的增益;第三级依然为共源共栅结构,用来在高频段提供较高的增益,从而补偿整个频带的增益使得增益平坦度更好。仿真结果表明:在电源电压为1.8v的条件下,所设计的LNA在3.1~10.6GHz的频带范围内增益(521)为20dB左右,具有很好的增益平坦性f±0.4dB),回波损耗S11、S22均小于-10dB,噪声系数为4.5dB左右,IIP3为-5dBm,PIdB为0dBm。  相似文献   

14.
采用上海华虹NEC0.35μm标准CMOS工艺进行RFCMOS窄带低噪声放大器的设计和制作。测试结果表明,在2.1GHz时,输入驻波比1.1,输出驻波比1.5,增益18dB,噪声系数2.7dB,P-1dB输出功率9dBm。  相似文献   

15.
王林  徐国栋 《半导体技术》2006,31(9):706-708,711
设计了一个共源-共源共栅的两级低噪声放大器,并且在两级之间采用了串联谐振回路来提高电路的性能.该电路采用TSMC 0.18μm CMOS工艺,电源电压为1.8 V.仿真结果显示,在2.45 GHz的中心频率上,该电路能够提供26.92 dB的正向增益及很好的输入输出匹配,噪声系数为0.88 dB,功耗为14.49 mW,1dB压缩点为-9dBm.  相似文献   

16.
设计了一款工作在2.4GHz的可变增益CMOS低噪声放大器,电路采用HJKJ0.18μm CMOS工艺实现。测试结果表明,最高增益为11.5dB,此时电路的噪声系数小于3dB,增益变化范围为0~11.5dB。在1.8V电压下,电路工作电流为3mA。  相似文献   

17.
曹冰冰 《电子技术》2010,37(1):74-75
分析了一种射频COMS共源-共栅低噪声放大器的设计电路,采用TSMC 90nm低功耗工艺实现。仿真结果表明:在5.6GHz工作频率,电压增益约为18.5dB;噪声系数为1.78dB;增益1dB压缩点为-21.72dBm;输入参考三阶交调点为-11.75dBm。在1.2V直流电压下测得的功耗约为25mW。  相似文献   

18.
杨虹  余运涛 《电子质量》2011,(1):37-39,46
使用TSMC0.18μm RF CMOS工艺,设计一个低电压折叠式共源共栅结构低噪声放大器(LNA).利用性能系数FoM(Figure of Merit)衡量其整体性能,并通过仿真找到使FoM最大的偏置电压.使用Cadence SpectreRF仿真表明,在0.9V电源下,2.4GHz处的反射系数良好.噪声系数NF仅为...  相似文献   

19.
设计了一种基于0.25μm CMOS工艺的共源共栅型1.3GHz的LNA。从噪声优化、增益及阻抗匹配角度详细分析了电路的设计方法,讨论了寄生电容Cgd、C_match_in及共栅管沟道宽度W2对LNA性能的影响。采用ADS软件,对W2进行扫描和对LNAS参量和噪声系数进行仿真测试结果表明:该LNA在1.3GHz的工作频率下.具有良好的性能指标,噪声系数fN为1.42dB,增益S21为13.687dB.匹配参数S11为-14.769dB,S22为-14.530dB,反向隔离度S12为-52.955dB。  相似文献   

20.
采用55 nm标准CMOS工艺,设计并流片实现了一种应用于Wi-Fi 6(5 GHz)频段的宽带全集成CMOS低噪声放大器(LNA)芯片,包括源极退化共源共栅放大器、负载Balun及增益切换单元。在该设计中,所有电感均为片上实现;采用Balun负载,实现信号的单端转差分输出;具备高低增益模式,以满足输入信号动态范围要求。测试结果表明,在高增益模式下该放大器的最大电压增益为20.2 dB,最小噪声系数为2.2 dB;在低增益模式下该放大器的最大电压增益为15 dB,最大输入1 dB压缩点为-3.2 dBm。芯片核心面积为0.28 mm2,静态功耗为10.2 mW。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号