共查询到15条相似文献,搜索用时 62 毫秒
1.
2.
根升余弦脉冲成形滤波器FPGA实现 总被引:2,自引:1,他引:2
提出了基于电路分割技术实现通信系统发送端根升余弦波形成形滤波器查表法的FPGA结构,节省了ROM单元,讨论了其ROM初始化时形渡数据的组织方法,完成了该结构的VHDI。实现,给出了该设计在Modelsim环境下的时序仿真结果。通过对仿真结果分析,表明所述的设计方法是可行的。该设计方案不随波形样本数目的增多而使电路系统变得更为复杂,它所实现的成形滤波器满足于高速成形的应用需求。 相似文献
3.
介绍了一种升余弦滤波器的快速设计方法,利用Matlab设计滤波器的冲击响应,通过采样量化编码,得到在FIR Compiler加载的系数文件;FPGA中调用FIR Compiler,采用分布式算法实现该滤波器结构,并在ISE中进行综合、实现。 相似文献
4.
为了满足陆上集群无线电(TETRA)数字集群系统对基带信号成形处理的要求,提出了一种用于TETRA数字集群系统的平方根升余弦(SRRC)滤波器设计,论述了基带成形滤波和SRRC滤波器的基本原理,分析了窄带调制带宽限制、TETRA邻道干扰限制和滤波器阶数等需解决的问题,论述了滤波器参数设计和FIR滤波器FPGA实现等关键技术,完成了对基于FPGA的SRRC滤波器设计的仿真分析。 相似文献
5.
以数字电视解调端256阶平方根升余弦滚降(SRRC)滤波器的设计为例,比较了直接型和转置型高阶FIR滤波器的FPGA实现,分析了两种滤波器结构各自的优缺点. 相似文献
6.
一种升余弦成形滤波器的设计 总被引:1,自引:0,他引:1
给出一种适用于PHS基带系统中高性能成形滤波器,对比两种实现方法在基带芯片中的性能,利用最少的非零比特位来表示符号数的编码技术即符号数Canonic Sign Digit表示(CSD),采用子结构共享技术改进数字滤波器结构,实现了二进制补码与CSD的转换和系统中升余弦Nyquist成形滤波器的ASIC设计,在SMIC 0.18μm工艺下进行了功能仿真、综合和后仿真。 相似文献
7.
8.
9.
卡尔曼(Kalman)滤波计算精度和速度是工程应用中是否成功的决定性条件,为进一步提高Kalman滤波算法在更复杂的环境下使用的性能,并能够同时满足实时性和精度的要求,采用现场可编程逻辑阵列(FPGA)技术,设计了Kalman滤波算法在FPGA上的实现方案,选择了一种可以同时满足精度和实时性的方案进行实现,对算法中的矩阵相乘、状态机的应用以及资源分时复用等关键技术进行了设计。通过与Matlab及DSP的计算结果相对比,验证了在FPGA内实现Kalman滤波器的优势。 相似文献
10.
平方根升余弦滚降数字滤波器的设计与实现 总被引:8,自引:0,他引:8
现代数字通信中广泛采用平方根升余弦滚降数字滤波器作为基带成形滤波器和匹配滤波器。介绍了平方根升余弦滚降数字滤波器的设计和优化方法,并提出了用FPGA实现其硬件电路的方案。 相似文献
11.
基于FPGA的FIR升余弦滚降滤波器设计与实现 总被引:1,自引:0,他引:1
为了降低FIR滤波器对FPGA资源的消耗,同时能够直接验证其滤波性能。文中采用乘法器和加法器共享以及MEALY型状态机的实现方法,以及卷积、插零等算法,来实现FIR升余弦滚降滤波设计,同时给出了在Quartus II环境下的时序仿真结果。实践表明,此方法可以节省大量的FPGA资源,仅仅需要100多个LE逻辑单元,就可以有效解决FIR数字滤波器算法在FPGA设计中资源紧张的问题。 相似文献
12.
根据高速卫星TCM 8PSK调制解调的要求,针对数字化基带成形滤波的信号处理特点和FPGA内部结构,本文提出一种基于FFT-IFFT的高速卫星成形滤波器设计方法及FPGA算法。FPGA中有FFT的ipcore资源,直接引用FPGA中的ipcore资源能简化编程,易于快速实现。在X IL INX公司100万门的芯片V IRTEX 2-1000上实现此方案,MODELSIM的时序仿真结果表明可支持高达400M b it/s的输入数据,满足卫星通信高速成形的要求。本文结尾针对未来更高速率的成形滤波器给出了一种通用硬件实现方法。 相似文献
13.
14.
数字中频技术的研究及其FPGA实现 总被引:4,自引:0,他引:4
首先给出了软件无线电收/发信机的基本结构,分析了数字化中频技术在其中的关键作用,给出了一种有效的适合于FPGA实现的数字上/下变频方式,并讨论了高阶Fir滤波器在FPGA中采用分布式算法(Distributed Arithmetic)的实现. 相似文献
15.
WCDMA基带处理器上行方向采用QPSK调制方式与根升余弦脉冲成型滤波器产生3GPP WCDMA协议25.213 Release6中规定的基带信号.文章介绍了QPSK调制与此同时脉冲成型的基本原理,并给出了该调制方式与成型滤波器的ASIC设计. 相似文献