首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到13条相似文献,搜索用时 93 毫秒
1.
在了解SDRAM的基本原理后,以硬件描述语言Verilog在Quartus II的软件中进行电路设计与仿真验证,实现了高速数据的缓存和传输。FPGA(即现场可编程逻辑门阵列)具有速度快、低成本、低功耗、调试简单等优点。该文介绍了一种基于FPGA的SDRAM控制器各模块的详细设计和实现过程,该控制器设计灵活、工作稳定可靠、成本低廉,可以实现SDRAM的方便控制。  相似文献   

2.
基于FPGA的SDRAM控制器的设计和实现   总被引:11,自引:0,他引:11  
为扩展TS-101处理器的外部SDRAM存储空间,提出一种基于FPGA的SDRAM控制器的实现方法。分析了所用SDRAM的特点、原理,介绍了SDRAM控制器的组成框图及各模块功能,给出了读写SDRAM的时序图以及SDRAM存储板的性能参数。FPGA中采用了模块化设计方式,该设计将TS-101处理器的外部SDRAM存储空间扩展至512Mbyte。  相似文献   

3.
基于FPGA的SDRAM控制器设计   总被引:7,自引:0,他引:7  
SDRAM是一种大容量、高速度的动态存储器,在电子设计领域应用很广泛。本文介绍了在雷达光栅显示系统中,应用SDRAM作为视频存储器时,采用FPGA实现控制电路的过程.  相似文献   

4.
基于FPGA的SDRAM控制器设计   总被引:9,自引:0,他引:9  
介绍了SDRAM的结构和控制时序特点,以及基于FPGA的SDRAM控制嚣设计的关键技术,并引入仲裁机制,从而实现了快速高效地控制SDRAM。  相似文献   

5.
SDRAM控制器的FPGA设计与实现   总被引:6,自引:0,他引:6  
李卫  王杉  魏急波 《电子工程师》2004,30(10):29-32
介绍了利用现场可编程门阵列(FPGA)实现同步动态随机存储器(SDRAM)控制器的方法,着重于FPGA具体实现过程中的一些常见问题.分析了设计中所用的SDRAM性能、特点,给出了其读写时序状态图,给出SDRAM初始化方式及其相应的模式设置值,并根据本设计的实际情况对SDRAM状态机进行了简化,给出了一种相对容易实现的SDRAM状态机.本设计采用甚高速集成电路硬件描述语言(VHDL)编程,直观而且占用资源较少,其基本设计原理对其他同类SDRAM也适用,对需要大容量存储器的应用是较经济的设计.  相似文献   

6.
使用Verilog实现基于FPGA的SDRAM控制器   总被引:2,自引:0,他引:2  
曹华  邓彬 《今日电子》2005,(1):53-55,60
介绍了SDRAM的特点和工作原理,提出了一种基于FPGA的SDRAM控制器的设计方法,使用该方法实现的控制器可非常方便地对SDRAM进行控制。  相似文献   

7.
基于FPGA的DDR3 SDRAM控制器设计及实现   总被引:3,自引:0,他引:3  
张刚  贾建超  赵龙 《电子科技》2014,27(1):70-73
DDR3 SDRAM是第三代双倍数据传输速率同步动态随机存储器,以其大容量、高速率和良好的兼容性得到了广泛应用。文中介绍了DDR3的特点和操作原理,以及利用MIG软件工具在Virtex-6系列FPGA中实现DDR3 SDRAM控制器的设计方法,并进行硬件测试。验证了DDS3控制器的可行性,其工作稳定、占用资源少、可植性强等。  相似文献   

8.
李刚  李智 《电子产品世界》2007,(8):82-82,84,86
介绍了一种SDRAM通用控制器的FPGA模块化解决方案.  相似文献   

9.
针对SDRAM(Synchronous Dynamic Random Access Memory)在缓存图像数据时时序的控制比较复杂的问题,在研究SDRAM的特点和原理的基础上,提出了一种基于现场可编程逻辑器件FPGA(Field Programmable Gate Array)为核心的SDRAM控制器的设计方案。采用分模块的思想,把SDRAM的控制分成不同的功能模块,各模块之间通过信号状态线相互关联,并且相关模块利用状态机来控制整个时序的过程。另外,为了提高SDRAM的缓存速度,选择了SDRAM工作在页突发操作模式下,使SDRAM的读写速度有了大幅的提升。整个控制系统经过仿真和在线逻辑分析仪验证表明:控制器能准确地对SDRAM进行读写控制,稳定可靠,可应用于不同的高速缓存系统。  相似文献   

10.
介绍基于FPGA的SDRAM控制器的设计及其在视频采集系统中的应用。视频数据流通过该控制器接收,然后存入片外SDRAM中。针对视频数据流特点和SDRAM特性对该控制器进行了优化,实现了任意长度的突发读写而不需要修改模式寄存器,加快了SDRAM读写的速度。  相似文献   

11.
一种DDR SDRAM控制器设计   总被引:2,自引:1,他引:2  
在分析DDR SDRAM基本操作原理的基础上,提出了一个基于FPGA的DDR SDRAM控制器的设计,实现了DDRSDRAM读写时序控制,并给出实现结果.  相似文献   

12.
一种基于FPGA的DDR SDRAM控制器的设计   总被引:1,自引:0,他引:1  
陈根亮  肖磊  张鉴 《电子科技》2013,26(1):52-55
对DDR SDRAM的基本工作特性以及时序进行了分析与研究,基于FPGA提出了一种通用的DDR SDRAM控制器设计方案。在Modelsim上通过了软件功能仿真,并在FPGA芯片上完成了硬件验证。结果表明,该控制器能够较好地完成DDR SDRAM的读写控制,具有读写效率较高、接口电路简单的特点。  相似文献   

13.
为解决超高速采集系统中的数据缓存问题,文中基于Xilinx Kintex-7 FPGA MIG_v1.9 IP核进行了DDR3 SDRAM控制器的编写,分析并提出了提高带宽利用率的方法。最终将其进行类FIFO接口的封装,屏蔽掉了DDR3 IP核复杂的用户接口,为DDR3数据流缓存的实现提供便利。系统测试表明,该设计满足大容量数据缓存要求,并具有较强的可移植性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号