共查询到20条相似文献,搜索用时 62 毫秒
1.
2.
基于UMC的0.6μm BCD 2P2M工艺,探讨了一种高性能Rail-to-Rail恒定跨导CMOS运算放大器.该运算放大器的输入级采用互补差分对,其尾电流由共模输入信号来控制,以此来保证输入级的总跨导在整个共模范围内保持恒定.输出级采用ClassAB类控制电路,并且将其嵌入到求和电路中,以此减少控制电路电流源引起的噪声和失调.为了优化运算放大器低频增益、频率补偿、功耗及谐波失真,求和电路采用了浮动电流源来偏置.该运算放大器采用米勒补偿实现了18MHz的带宽,低频增益约为110dB,Rail-to-Rail引起的跨导变化约为15%,功耗约为10mW. 相似文献
3.
4.
一种宽带恒定跨导轨对轨运算放大器的设计 总被引:1,自引:1,他引:0
介绍了一种具有轨对轨输入功能的CMOS输入级电路。该电路克服了一般运算放大器只能工作在一定共模输入范围的输入级的缺陷,在各种共模输入电平下有着几乎恒定的跨导,使频率补偿更容易实现,且由于其工作原理与MOS晶体管的C—V解析关系无关,对制造工艺依赖性小,适用于深亚微米工艺。在此基础上,设计出了一种宽带的运算放大器,该运算放大器具有轨对轨输入、输出能力,可以作为常用模拟电路的基本单元模块。它没有严格的共模输入限制,跨导和整体性能稳定,适于为更大规模的数字/模拟混合信号系统提供行为级模型。 相似文献
5.
一种高增益的CMOS差分跨导放大器 总被引:3,自引:0,他引:3
本文设计了一种可用于∑△A/D转换器的全差分跨导放大器(OTA)。本放大器采用0.6μm工艺实现,其两级间使用共源共栅补偿、并采用了动态共模反馈,其标定动态范围(DR)为82.8dB、开环直流增益为90.9dB,在最坏情况下需要84.3ns以稳定到0.1%的精度。 相似文献
6.
7.
为了解决线性跨导输入范围有限的问题,提出了一种具有宽线性输入范围的高线性运算跨导放大器(Operational Transconductance Amplifier,OTA),可有效适用于包括低频连续时间滤波器在内的电流模式电路。该OTA利用源极退化和辅助差分结构,通过减少失真分量来显著增加线性范围。此外还利用该OTA实现了一种二阶全差分滤波器;采用SCL180 nm CMOS工艺进行了设计和仿真。实验结果表明,相比于其他设计方法,该OTA和滤波器具有更宽的线性范围和更低的失真。对于1 MHz信号频率、600 mVP-P的输入,该OTA的三次谐波失真分量和互调失真分量分别为-74.8 dB和-76.1 dB,线性范围为0.9V(1%跨导变化)。对于300 mVP-P、10 kHz输入,该滤波器的三次谐波失真分量和互调失真分量分别为-69.75 dB和-65.2 dB。 相似文献
8.
9.
设计了一种低电压恒定跨导的轨到轨运算放大器,作为误差放大器用在BUCK型DC-DC上实现对输出电压的调节。该运算放大器采用两级结构,输入级采用互补差分对的结构,实现了轨到轨电压的输入,并且利用2倍电流镜技术实现了跨导的恒定;输出级采用AB类放大器的结构,提高了输出电压摆幅和效率,实现了轨到轨电压的输出。该电路基于CSMC 0.25μm EN BCDMOS工艺进行设计,仿真结果表明:电源电压为2.8 V时,在输出端负载电容为160 pF、负载电阻为10 kΩ的情况下,增益为124 dB,单位增益带宽积为5.76 MHz,相位裕度为59.9℃,输入跨导为5.2 mΩ~(-1),共模抑制比为123 dB,输入共模信号范围为0~2.8V,输出电压摆幅为0~2.8 V。 相似文献
10.
11.
采用"最小电流选择技术"和前馈无截止型AB类输出结构,在Chartered 0.35μmCMOS工艺下设计了一种基于片上系统应用的低功耗、高增益恒跨导满幅运算放大器。基于Bsim3v3 Spice模型,用Hspice对整个电路进行仿真,工作电压为3V,直流开环增益125dB,相位裕量74.8°,单位增益带宽33.8MHz,静态功耗0.6mV,压摆率6V/μs,输入级跨导在共模输入电压范围内只有2.34%的变化,运放版图有效面积0.026mm2,与国内外文献介绍的满幅恒跨导电路相比,文中设计的运放有较好的性能。 相似文献
12.
一种低电压全摆幅CMOS运算放大器 总被引:4,自引:0,他引:4
提出了一种工作于 3 V电压、输入输出均为全摆幅的两级 CMOS运算放大器。为使放大器有较小的静态功耗 ,运算放大器的输入级被偏置在弱反型区 ;输出级采用甲乙类共源输出级 ,以达到输出电压的全摆幅。模拟结果显示 ,在 1 0 kΩ负载下 ,运算放大器的直流开环增益为 81 d B,共模抑制比 91 d B;在 3 p F电容负载下 ,其单位增益带宽为 1 .8MHz,相位裕度 5 9° 相似文献
13.
针对高亮度白光(HBW)LED驱动芯片等在高输入共模电压条件下工作的应用需要,提出一种基于高端电流检测的新型误差放大器,其特点是共模电压范围宽,具有良好的高端电流检测特性.特殊的电路结构设计使该放大器具有失调电压可调的功能,可用于实现对LED调光电流的控制.给出了整个电路的设计,并在1.5 μm BiCMOS工艺下实现.仿真结果显示,误差放大器输入共模范围达350 V,共模抑制比为80 dB,输入失调电压可调范围为8~92 mV.测试结果表明,芯片的主要性能与设计结果相符. 相似文献
14.
轨到轨输入预放大级是LVDS接收器设计的关键点之一,一般差分放大器只能满足有限的共模输入范围。结合LVDS接收器的特点,提出了一种接收器轨到轨输入级的电路设计,采用Chartered 0.18μm CMOS工艺和BSIM3V3模型,对电路进行了共模扫描、交流分析和瞬态分析,结果表明,该输入级电路在1.8V电源电压、500Mbps的传输速率下性能良好。 相似文献
15.
16.
17.
与工艺无关的Rail-to-Rail CMOS运算放大器 总被引:1,自引:0,他引:1
设计了一种与工艺无关的Rail-to-Rail运算放大器,它采用一种新型的与工艺无关的恒跨导Rail-to-Rail输入级结构,输入级的P管对和N管对的宽长比不需匹配特定的工艺。同时,还采用了前馈AB类控制的rail-to-rail输出级,以保证输出绢有大的动态输出范围和较强的驱动负载的能力。在电源电压为2.7V时,整个运算放大器在0.35μmAlcatel工艺和0.6μm无锡上华工艺下模拟,其输入级跨导偏差分别为7%和14%,直流增益分别为87.9dB和78.4dB,单位增益带宽分别为14MHZ和9MHZ,相位裕度为67度和75度。 相似文献
18.
19.
为了提高运算放大器对电源电压的利用率,基于GSMC 0.18 μm CMOS工艺模型,设计了一种高增益恒跨导轨对轨CMOS运算放大器。该运算放大器的输入级采用了互补差分对,并通过3倍电流镜法保证输入级总跨导在整个共模输入范围内恒定;为了获得较大的增益和输出摆幅,中间级采用了折叠式共源共栅结构;输出级采用了AB类输出控制电路,使输出摆幅基本实现了轨对轨。在3.3 V供电电压以及1.6 V输入电压下,该放大器的直流增益为126 dB,单位增益带宽为50 MHz,相位裕度为65°。电路结构简单,易于调试,可大大缩减设计周期和成本。 相似文献
20.
设计了一个轨到轨输入输出范围的低噪声运算放大器.在输入级采用电流补偿的方法来稳定该运算放大器在整个输入共模范围内的跨导,在输出级使用AB类的输出方法来提高运算放大器的输出范围,并运用双极晶体管比较低的闪烁噪声来改善该运算放大器的噪声性能,以此提高该运算放大器的动态范围. 相似文献