共查询到17条相似文献,搜索用时 77 毫秒
1.
2.
3.
4.
5.
6.
本文介绍了一种利用扩频技术实现帧同步的方案,重点介绍了用补码配对相减匹配滤波法实现同步提取的原理及其FPGA设计实现,并在同步提取的基础上简要叙述了帧同步信号的抵消。 相似文献
7.
8.
介绍了采用软件实现零次群复接的方法,讨论了使用软件指针进行速率调整和异步/同步转换的原理和特点,最后给出了具体实现方案。 相似文献
9.
针对同步设备与异步设备之间进行串行通信时经常存在的转换问题,提出一种采用复杂可编程逻辑器件(CPLD)实现的解决方法,并详细介绍了具体实现过程,通过实践证明,该方法灵活方便,可靠性高,可以满足一般工程应用的要求。 相似文献
10.
复分接技术在数据通信中起着重要的作用。本文介绍一种用软件实现帧同步、复接、分接的技术,此方法实用,灵活,可靠。 相似文献
11.
基于CPLD的电梯控制器的设计与实现 总被引:1,自引:0,他引:1
针对传统单片机设计的电梯控制器外围电路复杂、性能不稳定的缺点,提出了基于CPLD的电梯控制器设计.介绍了基于CPIJD的电梯控制器的总体设计方案,描述了其内部功能模块的工作原理,利用硬件描述语言VHDL.设计出6层楼的电梯控制器,在Max PlusⅡ集成软件环境中进行编译、仿真、调试及综合,并下载到芯片中以实现其功能. 相似文献
12.
1 IntroductionRFIDhasemergedasthemostefficientnon -contactautomaticidentificationsystemavailable[2 ] .AsisillustratedinFig .1 ,itgenerallycontainsaread&writedeviceandseveralassociatedintelligentlabels (transponders) .Thelabelworksinabattery less,self poweredway… 相似文献
13.
论述了基于CPLD的WatchDog设计,该设计实现对主机CPU运行状态的监控,若看门狗电路在规定时间内未收到主机CPU的"喂狗"信号,则输出复位信号复位主机CPU,主机可通过配置专用寄存器设置看门狗"喂狗"时间.由于采用VHDL硬件描述语言,容易使设计与其它逻辑设计集成在一起,达到模块化和可重用的效果. 相似文献
14.
15.
鉴于教学实验的需要,采用Max PlusⅡ开发平台,VHDL编程实现,基于可编程逻辑器件CPLD设计多波形信号发生器。整个系统除晶体振荡器和A/D转换外,全部集成在一片EPM7256SRC208 15芯片上。他可输出频率、幅度可调的正弦波、三角波、方波、任意波形和两种波形线性组合的10种波形。任意波形模块可由用户自行编辑所需波形数据,经下载在不改变整个系统硬件连接的情况下,输出用户所需的特殊波形,实现了传统的函数信号发生器不具有的一些波形的产生,满足了教学实验和开发新的实验项目对特殊波形的要求。整个设计采用VHDL编程实现,其设计过程简单,极易修改,可移植性强。另外由于CPLD具有可编程重置特性,因而可以方便地更换波形数据,且简单易行,为教学带来极大方便。 相似文献
16.
本文采用自顶向下的设计方法,利用可编程逻辑器件CPLD实现一个基于VHDL语言编写的交通灯控制系统,通过外部输入可方便地设定交通灯的延迟时间,使交通灯控制数字电路设计得到了优化,提高了系统的灵活性、可靠性和可扩展性。该系统可以较好地缓解交通压力,并可实现对突发事件进行紧急处理。 相似文献
17.
采用硬件描述语言(VHDL)和层次化、模块化的设计方法,对整个数字滤波器进行多层次功能模块的划分,并完成了各个层次模块的设计,并将所有模块进行组合,设计了并行无限长脉冲响应(I2R)数字滤波器。使用Max PlusⅡ软件进行各层次功能模块的设计输入、设计处理和校验,用波形编辑器绘制了仿真的时序波形图。将事先编写好的VHDL程序编译后,并下载到目标器件上。整个设计过程在计算机上调试,灵活方便,设计周期很短。 相似文献