首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 125 毫秒
1.
基于功能结构的数字系统可测试性设计   总被引:1,自引:2,他引:1       下载免费PDF全文
陈超  吴金  常昌远  魏同立 《电子器件》2002,25(2):170-173
可测性设计DFT技术已成为IC设计中的一个重要技术,对于不同复杂程序及规模的IC,应选择不同策略的测试方案以达到设计成本和周期的目标,基于功能结构的可测试性设计是其中一种可选择的测试方案。  相似文献   

2.
当半导体工业进入到超深亚微米时代后,标准单元的设计面临着新的挑战.由于亚波长光刻的使用,图形转移质量将严重下降.在这种情况下,以集成电路的可制造性作为目标的"可制造性设计"方法在标准单元设计中变得至关重要.本文分析了超深亚微米与纳米工艺条件下标准单元设计中遇到的一些典型可制造性问题,提出了相应的新设计规则和解决方案,完成了实际90nm工艺下标准单元的可制造性设计工作.同时,文中提出了包括光刻模拟、测试电路组等技术在内的单元可制造性设计和验证的流程.  相似文献   

3.
机载电子设备可测试性设计已成为飞机设计的重要组成部分,可提高电子设备的可用性及飞机的综合效能。本文结合机内测试、自动测试、边界扫描测试,维修总线等测试技术,介绍了边界扫描技术在民航飞机音频系统可测试性设计中的应用,然后讨论可测试性分配问题。以便在飞机总体设计和相应的系统设计过程中全面考虑其可测试性问题,使其成为机载电子设备的固有属性。  相似文献   

4.
基于Synopsys Inc.最新推出的新一代nm级IC制程工艺设计工具--SenTaurus Process,实现了CMOS架构的nm级NMOS制程的工艺级可制造性设计。仿真结果体现了SenTaurus Process的强大功能和使用SenTaurus Process进行工艺级可制造性设计的必要性。  相似文献   

5.
硅谷采访     
Credence:缩短从IC设计到量产的周期 IC产业正在向紧密的“设计到生产”测试流程发展.设计到生产”测试流程的不断完善,是解决生产复杂的IC电路所面临难题的最佳方式.在提高产品质量和成品率的同时,Credence提供的产品和服务,可缩短从IC设计到量产的周期达几个月,从而减少从设计到批量生产的时间和总体成本.  相似文献   

6.
鲍芳  赵元富  杜俊 《微电子学》2008,38(2):222-226
IP核的集成问题是SOC设计的关键,测试集成更是无法回避的难题.因此,灵活高效的测试控制结构成为SOC可测性设计的重要研究内容.文章分析了IEEE Std 1149.1对传统IC芯片内部和外部测试的整体控制能力;剖析了IEEE Std 1500TM对嵌入式IP核测试所做规定的标准性和可配置性.在此基础上,提出了一种复用芯片级测试控制器的测试控制结构,该结构能兼容不同类型的IP核,并且有助于实现复杂SOC的层次性测试控制.  相似文献   

7.
系统测试是系统开发的一个重要环节,是验证所设计的系统是否满足功能要求和性能要求的重要手段。测试进行得越早,解决缺陷所需要的成本越低。可测试性设计做得越好,越能提高测试的效率。这大大地降低项目进度,项目成本和产品质量的风险。文章首先介绍了系统测试的意义和可测试性设计的意义,然后从可测试性设计总则和可测试性设计方法详述两方面阐述了在系统设计中如何实现可测试性设计,并提供了一些具体的设计实例,为系统的可测试性设计提供了一些从理论到实践的参考。  相似文献   

8.
集成电路测试是保证集成电路质量、发展的关键手段.CMOS器件进入超深亚微米阶段,集成电路继续向高集成度、高速度、低功耗发展,使得IC在测试和可测试性设计上都面临新的挑战.重点研究了纯数字信号、混合信号和片上系统测试的一些问题和相关标准,包括IEEE 1149.1-1990到IEEE 1149.6-2003,IEEE 1450,IEEE 1500,IEEE-ISTO Nexus 5001等测试标准.总结了集成电路测试标准的特点和最新进展,分析了这些标准在实际应用中存在的一些问题及其局限性,并对今后集成电路测试技术标准的发展给出了预测.  相似文献   

9.
成品率驱动的光刻校正技术   总被引:1,自引:0,他引:1  
光刻校正技术已成为超深亚微米下集成电路设计和制光刻校正技术的基本原理以及在IC设计中使用这些技术需要注意的问题,为可制造性设计提供有价值的指导.  相似文献   

10.
对系统可测试性设计而言,测试接口具有系统意义.如何揭示出测试接口位置逻辑上的本质特征是一个重要问题.以规范的、系统结构化分析方法——数据流图为工具,以产品可测试性为视角,一般性地将产品测试接口分布划分为3种测试构型,并分别分析了每种构型在系统测试层面的意义.  相似文献   

11.
雷达系统测试性设计   总被引:4,自引:2,他引:2  
良好的测试性设计对雷达系统而言,可以有效地提高其维修性、保障性,降低全寿命周期费用。简要回顾了测试性的发展,指出了测试性设计对雷达系统的重要性和必要性,并给出了雷达系统的测试性设计的基本原则。从网络化设计、分层次设计、外场可更换模块(LRM)设计、校正维护设计和故障诊断设计等方面详细介绍了雷达系统的机内测试(BIT)设计,对原位检测设计和自动测试设备(ATE)设计进行了简要介绍。随着雷达技术的不断发展,在BIT技术、ATE技术进行创新发展的同时,还应积极探索综合诊断技术、预测和健康管理(PHM)技术等新的诊断方法在雷达系统测试性设计中的应用。  相似文献   

12.
SOC设计方法学和可测试性设计研究进展   总被引:4,自引:0,他引:4  
陆盘峰  魏少军 《微电子学》2004,34(3):235-240
随着微电子工艺技术和设计方法的发展,系统级芯片(SOC)设计成为解决日益增长的设计复杂度的主要方法。文章概述了SOC设计方法学和SOC可测试性设计的发展现状,阐述了目前SOC测试存在的和需要解决的问题,描述了目前开发的各种SOC测试结构和测试策略。最后,提出了今后进一步研究的方向。  相似文献   

13.
This paper discusses the basics of design for testability. A short review of testing is given along with some reasons why one should test. The different techniques of design for testability are discussed in detail. These include techniques which can be applied to today's technologies and techniques which have been recently introduced and will soon appear in new designs.  相似文献   

14.
面向系统芯片的可测性设计   总被引:8,自引:0,他引:8  
陆思安  史峥  严晓浪 《微电子学》2001,31(6):440-442
随着集成电路的规模不断增大,芯片的可测性设计正变越来越重要。回顾了一些常用的可测性设计技术,分别讨论了系统芯片(SOC)设计中的模块可测性设计和芯片可测性设计策略。  相似文献   

15.
介绍了集成电路可测性设计的概念和分类方法,然后以数字调谐系统芯片DTS0614为例,具体介绍了其中的一种即针对性可测性设计方法,包括模块划分、增加控制线和观察点.最后给出了提高电路可测性的另一种方法--内建自测试方法.  相似文献   

16.
This paper addresses MEMS testing through a case study: a micromachined magnetic field sensor with on-chip electronics. The sensor element is based on a cantilever beam that is deflected by means of the Lorentz force. Embedded piezoresistors are used to detect strain in the cantilever beam and thus to detect the magnetic field. A test approach is presented for the whole system focussing on fault classification, on design for testability and on production test costs. Fault classification introduces several catastrophic and parametric faults on both mechanical and electrical elements. Simple and low-cost design for testability such as test point insertion is then discussed for test cost reduction and for fault coverage enhancement.  相似文献   

17.
The testability of majority voting based fault-tolerant circuits is investigated and sufficient conditions for constructing circuits that are testable for all single and multiple stuck-at faults are established. The testability conditions apply to both combinational and sequential logic circuits and result in testable majority voting based fault-tolerant circuits without additional testability circuitry. Alternatively, the testability conditions facilitate the application of structured design for testability and Built-In Self-Test techniques to fault-tolerant circuits in a systematic manner. The complexity of the fault-tolerant circuit, when compared to the original circuit can significantly increase test pattern generation time when using traditional automatic test pattern generation software. Therefore, two test pattern generation algorithms are developed for detecting all single and multiple stuck-at faults in majority voting based circuits designed to satisfy the testability conditions. The algorithms are based on hierarchical test pattern generation using test patterns for the original, non-fault-tolerant circuit and structural knowledge of the majority voting based design. Efficiency is demonstrated in terms of test pattern generation time and cardinality of the resulting set of test patterns when compared to traditional automatic test pattern generation software.  相似文献   

18.
本文提出了BiCMOS电路的实用可测性设计方案,该方案与传统方法相比,可测性高,硬件花费小,仅需额外添加两个MOS管和控制端,就可有效地用单个测试码测出BiCMOS电路的开路故障和短路故障,减少了测试生成时间,可广泛应用于集成电路设计中。  相似文献   

19.
叶波  郑增钰 《电子学报》1995,23(8):86-88
本文提出了BiCMOS电路的实用可测性设计方案,该方法与传统方法相比,可测性高,硬件花费小,仅需额外添加一个MOS管和两个控制端,就可有效地用单个测试码测出BiCMOS电路的开路故障和短路故障,减少了测试生成时间,可广泛应用于集成电路设计中。  相似文献   

20.
In order to cope with tomorrow's challenges in the microelectronic market, the reliability of the first phases of the design process must be improved. The possibility of applying techniques for testability analysis at these abstract design levels can considerably help in achieving this goal, reducing at the same time system design costs. In this paper we introduce a novel approach for the application of functional testability at system design level and demonstrate the possibility of its application in an industrial environment. Testability conditions referring to both regular and irregular topologies have been defined, formalized and inserted into the knowledge base of the expert system, ALADIN. This tool operates as a testability analyzer able to identify critical areas for testability in designs whose functional modules and local interconnections are known and described in standard VHDL. The architecture of the tool has been defined in order to satisfy the users' requirements including the integrability into a standard CAD design flow through standard I/O interfaces. Then its application to both a regular and an irregular topology are presented in order to show on real examples which testability conditions apply, and how the tool operates in order to reach the testability assessment. From these industrial case studies, figures of merit are derived from which it is possible to evaluate the importance of the application of such a methodology to system level design  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号