共查询到10条相似文献,搜索用时 15 毫秒
1.
I^2C总线由于接口简单、协议完善,已经被广泛地应用在消费类电子产品、通信产品和工业电子产品中。成为国际标准。论文提出一种基于两级桥接口的I^2C SLAVE器件的内部结构。该结构一方面能够根据系统的需求灵活地集成和裁减各种功能的IP核模块,对于多功能的I^2CSLAVE器件的设计有一定的通用性;另一方面它支持各IP核模块工作于自己独立的时钟域,给多时钟域系统设计带来便利。以一款密码芯片为实例,对该结构进行了验证和实现,该芯片采用了华虹NEC0.35μm CMOS工艺。 相似文献
2.
Intel SoC处理器E6x5C系列产品,作为多芯片的封装芯片,具有出色的灵活性。本文基于该处理器,利用Altera新一代集成开发工具Qsys,描述了I2 C总线IP核的设计过程,给出了IP核的系统接口和各个子模块的设计方法,并进行仿真和验证,最后将该IP核应用于模拟视频解码芯片SAA7113的配置及初始化。 相似文献
3.
文中研究了一种基于傅立叶变换和 Nios 软核控制器的硬件音频信号分析方法,并构成一种音频信号分析仪.该仪器通过 Avalon-ST 总线有效的把 FFT IP 核与 Nios 软核处理器有机的结合起来,在 FPGA 芯片上配置 NiosII 软核处理器和相关的接口模块来实现嵌入式系统的主要硬件结构,该结构使得软件和硬件集成到一片可编程逻辑器件平台上,使设计同时获得软件的灵活性以及硬件的高性能优势.设计中,在 Altera EP2C35系列 FPGA 芯片中嵌入 NiosII 软核处理器,使之集成在一片 FPGA 上,开发效率高、灵活性强,能较好地满足的市场需求 相似文献
4.
文中研究了一种基于傅立叶变换和Nios软核控制器的硬件音频信号分析方法,并构成一种音频信号分析仪。该仪器通过Avalon—ST总线有效的把FFT IP核与Nios软核处理器有机的结合起来,在FPGA芯片上配置NiosⅡ软核处理器和相关的接口模块来实现嵌入式系统的主要硬件结构,该结构使得软件和硬件集成到一片可编程逻辑器件平台上,使设计同时获得软件的灵活性以及硬件的高性能优势。设计中,在AlteraEP2C35系列FPGA芯片中嵌入NiosⅡ软核处理器,使之集成在一片FPGA上,开发效率高、灵活性强,能较好地满足的市场需求。 相似文献
5.
文章分析了PC并行口和I2C总线的结构特点,提出了适合PC并行口特点的I2C总线接口方案.给出了PC并行口与常用I2C器件AT24C02的接口方法实例,介绍了用PC并行口模拟I2C总线控制时序的实现方法.实践证明,该方案硬件结构简单可靠,读写I2C存储器件的软件方便实用. 相似文献
6.
7.
8.
9.
10.
基于LXI总线的1553B及ARINC429通信模块的开发需求,提出了系统软、硬件设计方案;硬件设计使用SOPC Builder将IP核、接口、微处理器等集成到FPGA芯片上,设计了模块的以太网接口、1553B接口和ARINC429接口;构建了系统软件结构,编写了驱动程序,实现了基于μC/OSⅡ和LwIP协议的TCP/IP协议,从而实现了1553B及ARINC429总线的通信协议;最终实现了LXI总线的1553B及ARINC429通信模块。 相似文献