共查询到18条相似文献,搜索用时 46 毫秒
1.
文章基于分段线性近似算法提出分段泰勒二阶近似算法,从频谱纯度分析了该算法的优越性,讨论了系数位数和分段数的选取,最后结合硬件优化的系统结构,设计实现了SFDR达102.3dB的数字频率合成器。综合结果表明,该算法实现的系统面积上要比分段线性近似算法的系统小20%,功耗上也小39.5%。与现有的其他数字频率合成器比较表明,在设计高频谱性能DDFS方面,其在功耗和面积上都具有较大优势。 相似文献
2.
3.
一种高速低功耗直接数字频率合成器的设计与实现 总被引:5,自引:1,他引:5
根据直接数字频率综合(DDS)的原理,采用各种优化技术,设计了一种高速低功耗直接数字频率合成器。详细介绍了电路结构及优化方法。电路采用Xilinx公司的Virtex器件实现,取得了较好的整体性能。 相似文献
4.
一种高速直接数字频率合成器及其FPGA实现 总被引:5,自引:1,他引:5
介绍了一种用于QAM调制和解调的直接数字频率合成器,该电路同时输出10位正弦和余弦两种波形,系统时钟频率为50MHz,信号的谐波小于-72dB。输出信号的范围为DC到25MHz,信号频率步长为0.0116Hz,相应的转换速度为20ns,建立时间延迟为4个时种。直接数字合成器(DDFS)采用一种有效查找表的方式生成正弦函数,为了降低ROM的大小,采用了1/8正弦波形函数压缩算法。直接数字频率合成器的数字部分由Xilinx FPGA实现,最后通过数模转换器输出。 相似文献
5.
一种高效实用的直接数字频率合成器的设计和实现 总被引:1,自引:1,他引:1
在介绍DDS原理和特点的基础上,充分利用正弦函数的对称性,给出了DDS的一种实现方案,详细阐述了用FPGA实现该方案的方法,文章的最后给出了仿真结果。 相似文献
6.
7.
介绍了采用声表面波技术的一种直接频率合成器.在L波段单边带相位噪声Lm(1 kHz)=-119 dBc/Hz,频率切换时间<0.5 μs,杂散电平<-60dBc,可切换输出频率达几十点.该频率合成器工作温度为-55~+85℃,体积164 mm×90 mm×50 mm,并且通过了产品各项环境试验考核,工作稳定. 相似文献
8.
基于EP1K30QC208的直接数字频率合成器设计 总被引:1,自引:0,他引:1
讨论了几种不同类型的数字频率合成技术,对比了直接数字频率合成(DDS)和其他频率合成方法的优缺点.以FPGA为基础,采用硬件描述语言来设计一种新型的频率合成器.实验结果证明该直接数字频率合成器具有带宽很宽、相位噪声低、频率分辨率很高的优点.在各种仪器或设备中使用该频率合成器,整体上可降低系统成本,提高系统的集成度和可靠性. 相似文献
9.
10.
直接数字频率合成器的设计及FPGA实现 总被引:15,自引:2,他引:15
直接数字频率合成器(DDS)通常使用查表的方法实现相位和幅值的转换,文章介绍了一种基于CORDIC算法的DDS。CORDIC算法在三角函数合成上有着广泛的用途,作者从DDS的一般结构和CORDIC算法的基本原理出发.深入探讨了基于CORDIC算法的DDS各部件的结构和FPGA实现。 相似文献
11.
用VHDL设计直接数字频率合成器 总被引:2,自引:0,他引:2
应用EDA技术,以FPGA/CPLD器件为核心,用VHDL语言设计直接数字频率合成器。本文给出了他的工作原理、设计方法和主要的程序代码。采用FPGA设计的直接数字合成器不仅可方便地实现各种比较复杂的调频、调相和调幅功能,而且具有良好的实用性。 相似文献
12.
13.
提出一种基于最佳平方逼近算法的数字频率综合器的设计方法,同时采用非均匀分段纠正误差方式对输出正余弦波形进行优化。通过MATLAB系统仿真分析结果表明,采用这种新方法设计的数字频率综合器性能具有精度高、误差小和结构简单的优点,最差情况下的无杂散动态范围(SFDR)小于-80dBc。 相似文献
14.
Amir M. Sodagar G. Roientan Lahiji Ali Azarpeyvand 《Analog Integrated Circuits and Signal Processing》2003,34(2):89-96
Based on the parabolic approximation, which was recently introduced by the authors, a new architecture for sine-output direct digital frequency synthesizers has been developed. Due to using this approximation, and also considering several memory-reduction techniques, the proposed architecture is so designed that needs only 728 bits read-only memory for mapping a 12-bit phase address to 10-bit sine amplitude. The synthesizer has also been implemented and the experimental results show its desired operation and performance. 相似文献
15.
直接数字频率合成具有一系列优点,如频率切换速度快、频率分辨力高、频率和相位易于控制等。DDFS可以产生各种所需要的波形。根据直接数字频率合成的原理,利用80C51单片机、数/模转换器DAC0832以及一些外围电路设计了一种正弦波发生器。该系统电路设计简单、频率控制灵活,具有良好的实用性和可扩展性,不仅可用于正弦波的发生,还可根据存储器中存放的不同波形数据,输出其他波形。 相似文献
16.
17.
In this work, a new direct digital frequency synthesizer (DDFS) is proposed, which is based on a new two-level table-lookup
(TLTL) scheme combined with Taylor’s expansion. This method only needs a lookup-table size of total
bits, one
multiplier, one n × 3n/4-bit multiplier and two additional smaller multipliers, to generate both sine and cosine values (where n is the output precision). Compared with several notable DDFS’s, the new design has a smaller lookup-table size and higher
SFDR (Spurious Free Dynamic Range) for high-precision output cases, at comparable multiplier and adder complexities. The DDFS
is verified by FPGA and EDA tools using Synopsys Design Analyzer and UMC 0.25 μm cell library, assuming 16-bit output precision.
The designed 16-bit DDFS has a small gate count of 2,797, and a high SFDR of 110 dBc.
相似文献
相似文献
18.
系统地介绍了一种低杂散、低相位噪声、快速捷变频频率合成器的实现途径。提出了使用TMS320VC5409高速DSP作为控制电路,由DDS芯片AD9858构成宽带、低相噪、低功耗数字频率合成器的方案。详细阐述了AD公司最新的内部时钟可达1GHz的高性能DDS芯片AD9858的主要性能及其在快速捷变频频率合成器设计中的应用方法。给出了具体的超宽带应用电路和最终的测试结果,并对如何提高DDS频谱纯度进行了探讨。该数字频率合成器通过编程可方便地实现单点频、线性调频和调相功能,经过实际应用达到了比较满意的效果。 相似文献