共查询到20条相似文献,搜索用时 78 毫秒
1.
2.
3.
4.
5.
首先介绍了利用超声波进行无损探伤的特点和发展现状,提出了一种基于USB2.0的外挂式多通道超声波数字探伤系统的设计方案;然后介绍了整个系统方案的硬件结构和软件编程,重点叙述了利用通用串行总线(USB)进行数据传输相对于其他传输协议的特点和优点,并针对Cypress公司的一款USB2.0芯片CY7C68013详细介绍了如何进行USB2.0接口硬件设计和软件编程.基于该系统方案的实验样机已经研制成功,各项性能指标均满足要求. 相似文献
6.
7.
针对数据采集系统中的高速数据传输需求,对TMS320C6416DSP的PCI接口特性进行了简单介绍,以TMS320C6416DSP作为PCI主设备控制并启动直接存储器存取(DMA)数据传输,给出了数据传输系统的硬件及软件设计流程,实现了PCI总线的DMA数据传输.与其他PCI总线传输方式比较,TMS320C6416DSP开发成本低、集成度高、通用性好、功能拓展灵活,具有良好的PCI总线数据传输性能,使板卡与PC机之间通信速度得到很大提高,并在项目中证实了PCI总线数据传输方面的能力. 相似文献
8.
设计并实现了一个嵌入式USB主机系统的硬件和软件,用于解决USB设备不能脱离PC主机的问题。并在设计的硬件和软件基础上利用嵌入式C语言编制了具有USB Host功能通用固件库。并利用这个固件库实现一个具有并口到USB接口的打印转换器。 相似文献
9.
10.
USB主控制器的嵌入式应用越来越广泛.文中介绍了如何利用飞利浦公司的ISP1161全速USB主控和设备控制器芯片在TMS320VC5416 DSP上实现USB主机控制器功能,并给出相应的硬件接口电路与基于WDM层次结构的固件的设计方案. 相似文献
11.
12.
13.
14.
当前主流片上总线协议—AHB存在访存带宽利用率较低的问题.本文基于SoC内DMA传输较多的特点,提出一种新的优化设计:在内存控制器内部增加MCS-DMA模块,并通过驱动程序将MCS-DMA模块与目标DMA传输绑定. 一方面实现数据预取,提升单个DMA传输时的总线带宽利用率;另一方面使访存请求在内存控制器内部流水化完成,提升多个DMA并发时的总线带宽利用率.将该设计应用到北大众志SK SoC后,单个DMA传输时的总线带宽利用率提升至100%,多个DMA并发时的总线带宽利用率从33.3%提升至85.5%,而芯片设计面积仅增加2.9%. 相似文献
15.
A novel PCI Express (peripheral component interconnection express) direct memory access (DMA) transaction method using bridge chip PEX 8311 is proposed. Furthermore, a new method on optimizing PC1 Express DMA transaction through improving both bus-efficiency and DMA-effieiency is presented. A finite state machine (FSM) responding for data and address cycles on PCI Express bus is introduced, and a continuous data burst is realized, which greatly promote bus-efficiency. In software design, a driver framework based on Windows driver model (WDM) and three DMA optimizing options for the proposed PCI Express interface are presented to improve DMA-efficiency. Experiments show that both read and write hardware transaction speed in this paper exceed PCI theoretical maximum speed (133 MBytes/s). 相似文献
16.
为满足某雷达实验平台的需求,设计并实现了一种基于通用串行总线USB的多通道高速数据采集系统。该系统以现场可编程门阵列(FPGA)为核心,利用多组高采样率AD实现多通道高速采集。为保证数据通路的畅通,每通道配备大容量DDR2进行高速数据缓存,并利用DDC降低数据写入速率。系统采用EZ_USBFX2LP系列USB芯片的Slave FIFO接口方式将数据回传至计算机中,由计算机应用程序进行控制、数据采集和波形显示。整个系统由硬件部分、FPGA内部逻辑、USB固件、设备驱动和应用程序构成。经过测试,系统在80MHz采样率下,可以实现中心频率60MHz、带宽10MHz信号的有效采集。测试结果验证了设计方案的正确性和可行性。 相似文献
17.
对一种支持128个用户的PCI(Peripheral Component Interconnect)总线直接存储器访问控制器(DMAC:Direct Memoory Access Controller)电路所采用的电路结构进行了分析,在任务级上对电路的功能进行了划分,并通过仿真得到了不同任务分别在采用嵌入式软件和硬件逻辑电路实现时的时间开销和硬件资源开销。在此基础上,采用面向软件的软硬件联合设计方法,以13.5万等效门实现了整个设计,并通过现场可编程门阵列(FPGA)在实际应用系统中进行了功能验证。 相似文献
18.
给出了基于USB的智能数据采集处理系统的设计及实现.硬件电路设计中,下位机选用通用8位51内核MCU AT89C52.USB接口芯片采用Philips公司推出的PDIUSBDl2.本设计软件包括3部分:固件程序、驱动程序及用户应用程序.固件程序用Keil uVision2开发,采用Windriver开发USB驱动,并用Visual C 6.0对主机软件中硬件接口操作部分进行动态链接库封装. 相似文献
19.
利用FPGA实现DMA方式的高速数据采集 总被引:7,自引:0,他引:7
给出了利用FPGA来实现DMA方式的高速数据采集电路的设计思想,工作原理和实施方案.该设计有效地解决了单片机应用领域中速度较慢的CPU和高速的A/D转换器之间的速度配合问题,具有电路设计简单,可靠性高,传输速度快等特点.时序仿真和实际应用都证明了设计的正确性. 相似文献