共查询到20条相似文献,搜索用时 31 毫秒
1.
Σ-Δ模拟/数字转换器综述 总被引:1,自引:1,他引:0
Σ-ΔA/D转换器是利用速度换取精度的高精度模拟/数字转换器。文章分析了Σ-ΔA/D转换器的产生、组成和优势,重点介绍了Σ-Δ调制器结构及其性能指标,简要介绍了数字抽取滤波器。对Σ-ΔA/D转换器国内外发展状况进行了全面的分析。在此基础上,论述了Σ-ΔA/D转换器未来的发展趋势。 相似文献
2.
在简要介绍高阶1位量化Σ-ΔA/D转换器基本原理的基础上,分析了Σ-Δ调制器的噪声特性;介绍了传统线性模型下的噪声传递函数的设计方法。同时,结合实际高阶模拟Σ-Δ调制器的开关电容实现电路,重点对影响调制器性能的非理想因素进行了详细分析,并采用程序建模仿真的方法指导电路设计。与传统设计方法的结果对比表明,文中的方法可以为电路设计提供更加可靠的依据。 相似文献
3.
4.
5.
6.
7.
8.
9.
低功耗音频Δ-Σ D/A转换器 总被引:1,自引:1,他引:0
设计了一种适用于音频应用的16位D/A转换器.芯片集成了内插滤波器、Δ-Σ调制器和D类功放,可以独立完成带宽为8 kHz的音频数字信号到模拟信号的转换.内插滤波器完成64倍过采样并消除镜像信号,Δ-Σ调制器实现16位的转换精度.在驱动8 Ω负载时,D类功放实现97 dB的动态范围,最大输出功率达到100 mW,三次谐波小于-100 dB;同时,功率效率大于90%,特别适合低功耗应用领域.设计采用标准0.18 μm CMOS工艺,芯片面积约为2 μm×2 μm. 相似文献
10.
设计了一种适用于音频应用的16位D/A转换器.芯片集成了内插滤波器、Δ-Σ调制器和D类功放,可以独立完成带宽为8 kHz的音频数字信号到模拟信号的转换.内插滤波器完成64倍过采样并消除镜像信号,Δ-Σ调制器实现16位的转换精度.在驱动8 Ω负载时,D类功放实现97 dB的动态范围,最大输出功率达到100 mW,三次谐波小于-100 dB;同时,功率效率大于90%,特别适合低功耗应用领域.设计采用标准0.18 μm CMOS工艺,芯片面积约为2 μm×2 μm. 相似文献
11.
12.
提出了一种应用于MEMS压力传感器的高精度Σ-Δ A/D转换器。该电路由Σ-Δ调制器和数字抽取滤波器组成。其中,Σ-Δ调制器采用3阶前馈、单环、单比特量化结构。数字抽取滤波器由级联积分梳状(CIC)滤波器、补偿滤波器和半带滤波器(HBF)组成。采用TSMC 0.35 μm CMOS工艺和Matlab模型对电路进行设计与后仿验证。结果表明,该Σ-Δ A/D转换器的过采样比为2 048,信噪比为112.3 dB,精度为18.36 位,带宽为200 Hz,输入采样频率为819.2 kHz,通带波纹系数为±0.01 dB,阻带增益衰减为120 dB,输出动态范围为110.6 dB。 相似文献
13.
14.
15.
16.
连续时间Σ-Δ调制器较之传统的开关电容Σ-Δ调制器具有更低的功耗、更小的面积,以及集成抗混叠滤波器等诸多优势。设计了一种应用于低中频GSM接收机的4阶单环单比特结构的连续时间Σ-Δ调制器。在调制器中,采用了开关电容D/A转换器,以降低时钟抖动对性能的影响。仿真结果显示,在1.8 V工作电压2、00 kHz信号带宽、0.18μm CMOS工艺条件下,采样频率21 MHz,动态范围(DR)超过90 dB,功耗不超过2.5 mW。 相似文献
17.
18.
对近采样Σ-ΔA/D转换器作了全面的描述。介绍了Σ-ΔA/D转换器的工作原理,着重推导了转换器中调制器阶数、过采样比和精度的关系,指出了调制器稳定工作的条件。最后,以18位Σ-ΔA/D转换器稳定工作的条件。最后,以18位Σ-ΔA/D转换器的调制器设计为例,详细阐述了Σ-ΔA/D转换器的设计过程,并给出了实验结果。 相似文献
19.
提出了一种应用于ADSL数据传输的多位电流模Σ-Δ数/模转换器(DAC)。采用多位Σ-Δ调制器,可以在低过采样率和低调制器阶数下设计出高性能的调制器。通过采用动态元素匹配(DEM)技术,降低了由于电流模DAC(SteeringDAC)电路中电流源单元的不匹配带来的噪声,进一步改善了输出信号的信噪比。 相似文献
20.
高速二阶∑-△A/D调制器的设计 总被引:2,自引:2,他引:0
文章对二阶Σ-ΔA/D调制器的原理、系统性能及稳定性进行了分析,给出噪声传递函数和信噪比。并根据实际的器件参数和设计准则,应用CMOS开关电容和高速模拟电路技术,用0.6μm工艺实现了一个高速二阶Σ-Δ调制器。 相似文献