首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到15条相似文献,搜索用时 78 毫秒
1.
针对引信体目标视频回波模拟器中实时数字信号处理的要求,给出了基于Virtex-Ⅱ系列现场可编程门阵列(FPGA)设计的专用处理器的方案、方法。该方案充分利用了与FPGA结构相适应的设计优化技术.解决了由于FPGA片内时钟频率过高而产生的瓶颈问题。调试表明,此处理器既有专用ASIC电路的快速性,又有DSP器件的灵活性,完全能满足引信体目标视频回波模拟系统的实际要求。  相似文献   

2.
在了解SDRAM的基本原理后,以硬件描述语言Verilog在Quartus II的软件中进行电路设计与仿真验证,实现了高速数据的缓存和传输。FPGA(即现场可编程逻辑门阵列)具有速度快、低成本、低功耗、调试简单等优点。该文介绍了一种基于FPGA的SDRAM控制器各模块的详细设计和实现过程,该控制器设计灵活、工作稳定可靠、成本低廉,可以实现SDRAM的方便控制。  相似文献   

3.
介绍基于FPGA的SDRAM控制器的设计及其在视频采集系统中的应用。视频数据流通过该控制器接收,然后存入片外SDRAM中。针对视频数据流特点和SDRAM特性对该控制器进行了优化,实现了任意长度的突发读写而不需要修改模式寄存器,加快了SDRAM读写的速度。  相似文献   

4.
基于FPGA的SDRAM控制器设计   总被引:7,自引:0,他引:7  
SDRAM是一种大容量、高速度的动态存储器,在电子设计领域应用很广泛。本文介绍了在雷达光栅显示系统中,应用SDRAM作为视频存储器时,采用FPGA实现控制电路的过程.  相似文献   

5.
李刚  李智 《电子产品世界》2007,(8):82-82,84,86
介绍了一种SDRAM通用控制器的FPGA模块化解决方案.  相似文献   

6.
基于FPGA的SDRAM控制器设计   总被引:9,自引:0,他引:9  
介绍了SDRAM的结构和控制时序特点,以及基于FPGA的SDRAM控制嚣设计的关键技术,并引入仲裁机制,从而实现了快速高效地控制SDRAM。  相似文献   

7.
基于FPGA的SDRAM控制器的设计和实现   总被引:11,自引:0,他引:11  
为扩展TS-101处理器的外部SDRAM存储空间,提出一种基于FPGA的SDRAM控制器的实现方法。分析了所用SDRAM的特点、原理,介绍了SDRAM控制器的组成框图及各模块功能,给出了读写SDRAM的时序图以及SDRAM存储板的性能参数。FPGA中采用了模块化设计方式,该设计将TS-101处理器的外部SDRAM存储空间扩展至512Mbyte。  相似文献   

8.
描述了一种在PAL→VGA的实时视频采集系统中图像数据处理的方法.针对实时视频采集系统一般使用2片SDRAM进行乒乓缓存的方式,给出一种使用一片SDRAM的不同BANK进行乒乓操作的相对容易实现的SDRAM控制器设计方法.该方法通过充分利用SDRAM的切换BANK存取操作并采用指令计数的方式进行读写状态转换,在PAL→VGA实时视频采集系统中实现了利用一片SDRAM进行图像缓存.它在实时视频采集系统中图像数据处理方面,具有良好的应用价值.  相似文献   

9.
一种基于FPGA的DDR SDRAM控制器的设计   总被引:1,自引:0,他引:1  
陈根亮  肖磊  张鉴 《电子科技》2013,26(1):52-55
对DDR SDRAM的基本工作特性以及时序进行了分析与研究,基于FPGA提出了一种通用的DDR SDRAM控制器设计方案。在Modelsim上通过了软件功能仿真,并在FPGA芯片上完成了硬件验证。结果表明,该控制器能够较好地完成DDR SDRAM的读写控制,具有读写效率较高、接口电路简单的特点。  相似文献   

10.
SDRAM控制器的FPGA设计与实现   总被引:6,自引:0,他引:6  
李卫  王杉  魏急波 《电子工程师》2004,30(10):29-32
介绍了利用现场可编程门阵列(FPGA)实现同步动态随机存储器(SDRAM)控制器的方法,着重于FPGA具体实现过程中的一些常见问题.分析了设计中所用的SDRAM性能、特点,给出了其读写时序状态图,给出SDRAM初始化方式及其相应的模式设置值,并根据本设计的实际情况对SDRAM状态机进行了简化,给出了一种相对容易实现的SDRAM状态机.本设计采用甚高速集成电路硬件描述语言(VHDL)编程,直观而且占用资源较少,其基本设计原理对其他同类SDRAM也适用,对需要大容量存储器的应用是较经济的设计.  相似文献   

11.
基于FPGA的SDRAM读写双口控制器设计   总被引:8,自引:0,他引:8       下载免费PDF全文
周望玮  史小军  朱为  堵国梁   《电子器件》2006,29(2):581-584
在研究了SDRAM工作特性的基础上,提出了利用FPGA将单片SDRAM作为乒乓RAM的双口接口设计。采用ALTERA公司的EP1C6Q240C8和HYNIX的HY57V161610DTC-8,将FPGA作为主控制器,并在其中配置两块删分别作为SDRAM的输入、输出缓冲区。前者接收外设慢速数据流,经处理后写入到SDRAM,后者读取SDRAM中数据,为外围高速设备提供高速数据流。高速数据流按自定义数据包间续发送,在此问隔中执行慢速数据流写入SDRAM和自动刷新SDRAM的操作。  相似文献   

12.
基于FPGA的高速SDRAM控制器的视频应用   总被引:1,自引:0,他引:1  
为了满足视频处理中数据的高速读写,使用FPGA定制了一种SDRAM控制器,此控制器能够通过采用切换bank操作、自动预冲、集中刷新等组合操作实现任意突发长度的数据读写,满足了对连续视频数据的存储要求。  相似文献   

13.
一种DDR SDRAM控制器设计   总被引:2,自引:1,他引:2  
在分析DDR SDRAM基本操作原理的基础上,提出了一个基于FPGA的DDR SDRAM控制器的设计,实现了DDRSDRAM读写时序控制,并给出实现结果.  相似文献   

14.
基于FPGA的DDR3 SDRAM控制器设计及实现   总被引:3,自引:0,他引:3  
张刚  贾建超  赵龙 《电子科技》2014,27(1):70-73
DDR3 SDRAM是第三代双倍数据传输速率同步动态随机存储器,以其大容量、高速率和良好的兼容性得到了广泛应用。文中介绍了DDR3的特点和操作原理,以及利用MIG软件工具在Virtex-6系列FPGA中实现DDR3 SDRAM控制器的设计方法,并进行硬件测试。验证了DDS3控制器的可行性,其工作稳定、占用资源少、可植性强等。  相似文献   

15.
视频解码器验证板的DDR SDRAM控制器的实现   总被引:1,自引:0,他引:1  
DDR SDRAM是一种大容量,高速度的同步动态存储器,但是由于其对同步性的要求以及需要由控制字来控制的特点使得他与系统之间必须有一个接口来实现时钟同步和对DDR SDRAM进行控制.介绍了在用硬件实现H.264协议解码部分的FPGA验证中的DDR SDRAM控制器的实现.提出了一种适用于多用户访问的DDR SDRAM控制器的设计方案,为快速访问大容量存储器的电路设计提供了新的思路.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号