共查询到19条相似文献,搜索用时 68 毫秒
1.
2.
3.
有限状态机(FSM)在数字电路设计中的使用非常广泛,该文研究了有限状态机的优化设计方法。利用FPGA开发软件Quartus II和仿真软件ModelSim-Altera对不同方法所设计的状态机进行综合电路分析以及对仿真波形进行时序分析,找出不同状态机在电路上、仿真中以及稳定性上的优缺点。结果表明,采用两段式(Two-always)和三段式(Three-always)设计的状态机在多方面上都优于用一段式(One-always)所设计的状态机,而且采用三段式所设计的状态机在稳定性上更优于用两段式所设计的状态机。 相似文献
4.
5.
介绍了直接数字频率合成器的组成及工作原理.采用Verilog语言在Altera公司的FLEX10K系列器件上实现该系统,并通过Quartus Ⅱ和Matlab软件对设计进行联合仿真,验证设计的正确性.模块中的相位累加器使该系统具有较高的频率分辨率,可实现快速频率切换,有广泛的应用价值. 相似文献
6.
为降低设计成本,缩短设计周期,提出一种基于VHDL的洗衣机控制器的设计方案.该方案采用模块化的设计思想,并使用状态机完成控制模块的设计.整个系统在QuartusⅡ开发平台上完成设计、编译和仿真,并在FPGA硬件实验箱上进行测试.仿真波形和测试结果均表明该设计方案切实可行. 相似文献
7.
8.
9.
10.
用Verilog HDL(硬件描述语言)进行有限状态机电路设计,由于设计方法不同,综合出来的电路结构、速度、面积和时延特性都会有很大的差别,甚至某些臃肿的电路还会产生难以预料的问题。因此,很有必要深入探讨在用Verilog HDL进行有限状态机设计中,如何简化电路结构、优化电路设计的问题。文中根据有限状态机的设计原理,描述了有限状态机设计的几种设计方法,分析了影响状态机设计时延、速度和电路综合面积问题,提出了一种高效状态机设计方法,并给出了基于Veril-og HDL程序综合得到的电路图,验证了方法的正确性。 相似文献
11.
计数器是大规模集成电路中运用最广泛的结构之一。在模拟及数字集成电路设计当中,灵活地选择与使用计数器可以实现很多复杂的功能,可以大量减少电路设计的复杂度和工作量。讨论了一种可预置加减计数器的设计,运用Verilog HDL语言设计出了一种同步的可预置加减计数器,该计数器可以根据控制信号分别实现加法计数和减法计数,从给定的预置位开始计数,并给出详细的VerilogHDL源代码。最后,设计出了激励代码对其进行仿真验证,实验结果证明该设计符合功能要求,可以实现预定的功能。 相似文献
12.
13.
空间矢量脉宽调制算法是电压型逆变器控制方面的研究热点,广泛应用于三相电力系统中。基于硬件的FP-GA/CPLD芯片能满足该算法对处理速度、实时性、可靠性较高的要求,本文利用Verilog HDL实现空间矢量脉宽调制算法,设计24矢量7段式的实现方法,对转速调节和转矩调节进行仿真,验证了设计的实现结果与预期相符。 相似文献
14.
时间占空比对于时序混色彩色显示器的显示质量来说非常重要。为了在微型系统中实现高占空比,我们提出了双拍双存储伪并行的彩色实现方法。本文将介绍采用Vetilog HDL语言的双拍双存储伪并行彩色显示系统控制器的设计方案。 相似文献
15.
在数字系统的FPGA设计中经常用到双向端口,即同时具有输入/输出功能的端口,而Verilog HDL描述的双向端口在某些情况下不能被直接赋值使用。介绍了基于Verilog HDL双向端口的三种实现方法:使用“assign”语句、元件例化(module instantiate)、图形与文本混合设计,说明了设计过程,并给出了相关程序及仿真波形。仿真结果与测试结果一致,说明该实现双向端口的方法可行。 相似文献
16.
17.
verilog HDL语言在芯片设计中应用广泛,而有限状态机的设计是数字系统设计的关键部分。本文介绍了有限状态机的设计,探讨了Verilog HDL代码描述会对状态机的综合结果产生的影响,最后通过一个序列检测器的设计进行实例说明, 相似文献
18.
介绍了FIFO的基本概念、设计方法和步骤,采用了一种新颖的读、写地址寄存器和双体存储器的交替读、写机制,实现了FIFO的基本功能,同时使本32X8 FIFO拥有可同时读、写的能力。完全基于Verilog HDL语言实现了电路功能并应用Synopsys公司的Design Compiler和VCS对其进行综合、仿真。 相似文献
19.
基于AT89S52单片机和EPM7128SLC84可编程逻辑器件实现LED显示屏的硬件设计。EPM7128SLC84的应用,简化了系统的结构,提高了显示扫描速度。采用Verilog HDL对EPM7128SLC84进行编程,实现LED显示屏扫描控制模块的软件设计。 相似文献