共查询到20条相似文献,搜索用时 437 毫秒
1.
2.
提出了一种新的失磁保护判据——振荡边界圆判据,来解决传统的失磁保护阻抗元件无法区分失磁与振荡这一问题。推导了发生振荡时机端阻抗轨迹的方程,经过分析得到系统发生低励磁振荡时,低励程度越深,机端阻抗轨迹圆越小,并且形成包含关系。根据这一结论,提出振荡边界圆判据,当机端测量阻抗轨迹进入振荡边界圆内,认为发生了失磁故障,保护直接动作,通过仿真验证了该判据的正确性。针对振荡边界圆判据,提出了一套新的失磁保护方案,并通过实例分析,验证了新失磁保护方案的有效性。 相似文献
3.
振荡是电力系统中一种较为多见的异常运行状态.当电力系统发生振荡时,由于系统两侧的电势夹角δ做周期性的变化,所以线路上的电压电流的有效值也会发生变化,从而使反映测量阻抗的距离保护在系统发生振荡时,可能误动作.主要对现代继电保护中的振荡闭锁措施进行了探讨. 相似文献
4.
为了解决现阶段保护减载的潮流转移过负荷识别环节在系统振荡时发生误判的问题,详细研究了系统振荡对潮流转移过负荷识别的影响,分析了过负荷、系统振荡和故障的特点,根据三者之间测量阻抗角、测量阻抗变化率、电流序分量及保护动作情况的差异,提出了潮流转移过负荷识别新方案。即在后备保护启动后,先根据电流序分量的特征和保护II段动作情况区分出故障,再利用测量阻抗变化率的特征,区分过负荷和系统振荡;或者先根据测量阻抗变化率的特征区分出系统振荡,再利用测量阻抗角的特征,区分过负荷和故障。算例分析结果表明,潮流转移过负荷识别新方案能够有效识别出过负荷,并可以防止系统振荡时的误判,证明了该方案的正确性和有效性。 相似文献
5.
6.
某直流输电工程站间无通信情况下逆变站手动紧急停运试验时,逆变侧紧急停运后,整流站没有及时闭锁,引起整流侧交流系统振荡,导致某电厂发电机组失步保护动作于停机.基于事故期间的PMU装置采集到的发电机组机端电流、电压的幅值和相角,根据失步发电机参数进行三阻抗元件失步保护整定计算,利用Matlab/Sinmulnk成功再现了事故发生时发电机机端测量阻抗顺序穿越三阻抗元件动作区域的全过程,根据仿真结果分析了发电机失步原因,提出了合理的改进措施. 相似文献
7.
分析了电力系统振荡时阻抗继电器的测量阻抗,指出测量阻抗就是保护安装点指向中性点的复阻抗,对有并联支路尚应再除以分流系数,进而导出了保护的正向合闸和反向合闸方向阻抗继电器的动作方程以及相应的动作特性。分析了方向阻抗继电器的动作行为,指出了方向阻抗继电器在非同期合闸的振荡下无方向可言。分析了保护安装地点、合闸瞬间两侧电势的夹角以及振荡周期、继电器记忆回路的时间常数对动作行为的影响。 相似文献
8.
大型发电机微机失步保护原理和方案 总被引:1,自引:0,他引:1
分析大型发电机失步时,利用发电机端测量阻抗作的轨迹作为判据,用单透镜动作特性检测滑极次数,以比相比幅的方法确定振荡中心的位置,再按发电机端测量阻抗轨迹滑过单透镜的时间判断失步的程度,通过微机保护实现大型发电机失步保护. 相似文献
9.
10.
介绍一种用乘法器和运算放大器构成的电力系统振荡检测装置。它利用检测系统振荡时振荡中心电压Ucosψ的时间变率d|Ucosψ|/dt,检测系统是否发生振荡,从而构成距离保护的振荡闭锁。该电路还可以检测出电力系统振荡时两侧电势的夹角,因而特别适合于与多相补偿类的阻抗继电器配合,使线路在系统振荡期间不会失去距离保护。实验证明:该装置可检测出周期在0.1S~2S范围内变化的电力系统振荡。 相似文献
11.
调度自动化系统失效是美加大停电的重要原因。故障信息系统,独立于调度自动化系统,可作为调度人员掌握现场第一手资料的另一途径,但不能作为调度自动化的替代品。分析了建设故障信息系统的必要性。 相似文献
12.
13.
电动汽车用电机技术研究 总被引:3,自引:0,他引:3
当今世界节能和环保备受关注,使得电动汽车技术正在加速发展。电机技术是发展电动汽车的关键技术之一。该文对电动汽车用的感应电动机、永磁同步电动机和开关磁阻电动机技术和发展水平进行了分析研究。 相似文献
14.
15.
16.
17.
18.
针对异步电动机直接转矩控制(DTC)系统存在转矩和磁链脉动等缺点,提出一种基于离散空间矢量调制(DSVM)的DTC系统。根据转矩、磁链误差和速度的不同,在高低速应用小同的开关表,达到改善异步电动机运行性能的目的。仿真结果表明,利用该方法可明显改善异步电动机的电磁转矩脉动。 相似文献
19.
文章阐述了曳引式防爆电梯验收和定期检验工作的程序和流程,提出了具有资格的检验人员正确检验曳引式防爆电梯的内容与方法,从而确保曳引式防爆电梯的检验工作高质量并安全地进行。 相似文献
20.
基于FPGA的CSD编码乘法器 总被引:2,自引:1,他引:1
在数字滤波、离散傅里叶变换等数字信号处理中,乘法运算是一个最基本的运算,乘法运算的速度决定着数字系统的运算速度。本文通过理论与实验研究相结合的方法介绍CSD编码乘法器的运算法则及其在FPGA中的实现过程。通过与二进制乘法器相比较,证明CSD编码乘法器在减少对FPGA资源的占用和提高运算速度方面具有明显的效果。 相似文献