首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 62 毫秒
1.
提出一种能快速收敛并具有鲁棒性的流水线模数转换器(ADC)数字校准方法。设计的ADC采用12级1.5位/级MDAC和一个6位高精度SAR ADC的结构。采用Altera FPGA,对该算法进行了验证。结果表明,用该方法校准的A/D转换器,在90.55MHz输入频率下,SNDR可达到84dB,DNL为-0.59/0.28LSB,INL为-0.59/0.34LSB。  相似文献   

2.
介绍了一种用于400MSPS16位高精度电流舵D/A转换器的数字静态校准技术。该校准技术利用地址产生器、钟控比较器、SAR寄存器和校准DAC,构成逐次逼近式校准环路。利用该校准环路,可以自动完成高7位电流源阵列单元的校准,从而极大地提高电流源的匹配性。采用该校准技术的16位电流舵D/A转换器的DNL大于±0.5LSB,达到了真正的16位精度。  相似文献   

3.
一种应用于流水线A/D转换器的数字校准算法   总被引:2,自引:0,他引:2  
戴澜  周玉梅  胡晓宇 《微电子学》2007,37(4):482-485
通过输入比较器阈值电压到流水线电路计算跳变点高度,重新计算权重,进行数字校准。这种校准方法与数字冗余结合,属于纯数字电路实现,在可实现性与可靠性上具有很大的优势。仿真结果表明,这种方法能保证高精度。  相似文献   

4.
设计了一种可以与晶体管跨导运算放大器特性高度比拟的运放宏模型.用该宏模型替换采样/保持电路和MDAC模块中的晶体管级放大器电路,进行FFT分析;在仿真结果相差3.2%的情况下,仿真时间为原来的1.7%,大大缩短了流水线ADC的验证周期.在该方法的指导下,设计了一个10位20 MS/s 流水线A/D转换器.在2.3 MHz输入信号下测试,该A/D转换器的ENOB为8.7位,SFDR为73 dBc;当输入信号接近奈奎斯特频率时,ENOB为8.1位.  相似文献   

5.
数字修调技术采用MOS开关控制电路实现对修调数据的传输和电路拓扑结构的改变,相对于传统的修调技术,数字修调技术具有灵活性、可重复性和低成本等特点.基于0.35μmBiCMOS工艺,对采用数字修调技术的A/D转换电路进行仿真验证.结果表明,设计的A/D转换器,其SFDR达65 dB,INL和DNL分别达到0.35 LSB和0.26 LSB,采样率达到250 MSPS.  相似文献   

6.
介绍了一种适用于差分结构逐次逼近型模数转换器(SAR ADC)的数字校准算法,并在MATLAB平台上搭建了16位SAR ADC的行为级模型对其进行验证。设计的主DAC采用两段式加差分结构电容阵列,从而大幅度缩小了电路面积。在自校准算法的基础上,提出了一种高精度校准DAC的设计方法,此方法可以量化出极小的误差电压,并具备差分结构的校准功能。经电路验证,校准DAC的量程能达到-6.97mV~6.97mV,精度能达到27.4uV,最终的测试结果表明,ADC的有效位可达到14.92位。  相似文献   

7.
介绍了一种改进的流水线模数转换器(ADC)数字校准算法,该算法使用了一个低速高精确度的参考ADC,同时结合了变步长的最小均方误差(LMS)滤波器校正流水线ADC的误差,从而提高校准速度和精确度。使用Verilog HDL语言设计了这种后台数字校准算法的寄存器传输级(RTL)电路,同时采取Simulink和Modelsim联合仿真的方法对电路进行验证。验证结果表明,与固定步长的校准算法相比,改进的校准算法拥有更快的收敛速度和更高的收敛精确度。  相似文献   

8.
校准是实现高精度高速度流水线A/D转换器的关键技术之一.对流水线A/D转换器进行了分析;对一种通过注入比较器阈值电平作为测试信号,以转换曲线跳变点高度的变化来得到新权重的数字校准算法进行研究;提出了一种数字校准算法实现方案.仿真结果表明:这种数字校准算法可以满足高速高精度A/D转换器的性能要求.  相似文献   

9.
校准系统是实现高精度高速度流水线ADC的关键技术之一.论文对流水线ADC结构进行描述,对误差来源进行分析,并且对通过计算每级转换函数跳变点高度来得到权重的校准算法进行研究,最后提出校准算法实现方案,进行实现并且给出实现结果与版图.实现结果表明:完成校准系统只需要一些纯粹的数字电路,实现简单.同时,算法仿真结果表明,这种算法可以满足高精度ADC的要求,是一种实现性、可靠性好的校准算法实现方法.  相似文献   

10.
一种流水线ADC数字校准算法实现   总被引:1,自引:0,他引:1  
校准系统是实现高精度高速度流水线ADC的关键技术之一.论文对流水线ADC结构进行描述,对误差来源进行分析,并且对通过计算每级转换函数跳变点高度来得到权重的校准算法进行研究,最后提出校准算法实现方案,进行实现并且给出实现结果与版图.实现结果表明:完成校准系统只需要一些纯粹的数字电路,实现简单.同时,算法仿真结果表明,这种算法可以满足高精度ADC的要求,是一种实现性、可靠性好的校准算法实现方法.  相似文献   

11.
数字自校准算法在高精度流水线ADC中应用越来越广泛.目前,基于数字自校准算法的流水线ADC的结构一般都是1.5位/级.基于对各种结构优缺点的分析,选择在芯片功耗和面积方面有很强优势的2位/级结构,并设计了一种符合这种结构的改进型数字自校准算法.这种改进算法解决了目前数字自校准算法中校准参数不准确的问题,使校准输出后的数据准确度更高.实验结果表明,该改进型数字自校准算法使系统的线性度有了很大的提升.  相似文献   

12.
张媛媛  姜岩峰 《微电子学》2006,36(4):456-460
Σ-ΔA/D转换器是利用速度换取精度的高精度模拟/数字转换器。文章分析了Σ-ΔA/D转换器的产生、组成和优势,重点介绍了Σ-Δ调制器结构及其性能指标,简要介绍了数字抽取滤波器。对Σ-ΔA/D转换器国内外发展状况进行了全面的分析。在此基础上,论述了Σ-ΔA/D转换器未来的发展趋势。  相似文献   

13.
设计了一种完全满足高速高精度流水线A/D转换器的时钟稳定电路.通过在延迟环路中加入启动电路,使环路能在小于300 ns内快速锁定占空比,锁定精度为50%±1%.拥有20%~80%的占空比输入,且能很好地抑制外部时钟抖动,时钟抖动小于100 fs.电路采用0.35 μm工艺制作,芯片面积为0.5 mm×0.3 mm,在3.3 V电源电压下,功耗小于78 mW.  相似文献   

14.
陈杉  杨银堂  朱樟明  朱冬勇 《微电子学》2008,38(1):85-88,92
介绍了一种应用于片上系统超高速4位快闪式A/D转换器的设计。该转换器采用0.18μm CMOS工艺。其特点是采用一种基于反相器的阈值电压比较器(TIQ)阵列替代传统Flash结构中的模拟电路部分。仿真结果显示,该4位A/D转换器在2 GSPS的速度和1.8 V的工作电压下,功耗仅为9.80 mW。  相似文献   

15.
孙彤  李冬梅 《微电子学》2007,37(5):744-747
设计了一种低功耗、中速中精度的单端输入逐次逼近A/D转换器,用于微处理器外围接口。其D/A转换器采用分段电容阵列结构,有利于版图匹配,节省了芯片面积;比较器使用三级前置放大器加锁存器的多级结构,应用了失调校准技术;控制电路协调模拟电路完成逐次逼近的工作过程,并且可以控制整个芯片进入下电模式。整个芯片使用UMC 0.18μm混合模式CMOS工艺设计制造,芯片面积1 400μm×1 030μm。仿真结果显示,设计的逐次逼近A/D转换器可以在2.5 V电压下达到12位精度和1 MS/s采样速率,模拟部分功耗仅为1 mW。  相似文献   

16.
数字接收机中超高速A/D转换电路的PCB设计   总被引:1,自引:0,他引:1  
王湛 《现代雷达》2004,26(9):63-65,70
随着大规模集成电路和数字信号处理技术的迅速发展,雷达接收机和电子战接收机的数字化已是一种必然趋势,A/D变换器是决定数字接收机性能的关键部件之一,文中结合一种采样率可达1GSPS的A/D转换电路的设计,重点介绍了高速高频PCB设计的一些规则、注意事项和经验。  相似文献   

17.
提出了一种用于流水线A/D转换器multi-bit级增益误差校正的方法及其实现方案.该方法应用改进冗余位结构,通过在其子DAC输出端引入伪随机信号测量级间增益;利用此估计值在后台进行增益误差补偿.为了验证设计,对12位流水线ADC进行系统模拟,当首级有效精度为3位,且相对增益误差为±2%时,经校正后,INL均为0.16 LSB,DNL分别为0.13 LSB和0.14LSB,SFDR和SNDR分别提高35 dB和16 dB.分析表明,该方法能有效补偿multi-bit级增益偏大或偏小的误差,进而实现增益误差校正,且不会降低ADC转换范围和增加额外的比较器.  相似文献   

18.
基于SMIC 0.18μm工艺,设计了一个2位自适应A/D转换器。设计中,采用新的2位结构和充电电流可调电荷泵,使其不但对连续波干扰可起到很好的抑制作用,改善转换器在高斯噪声环境中的转换增益,而且可以抑制不同强度的连续波干扰。仿真结果表明,其输入动态范围为50 dB,采样带宽为20 MHz,可满足GPS应用的要求。该电路已应用在BPSK调制的直接扩频GPS接收机中。  相似文献   

19.
一种高速电流型CMOS数模转换器设计   总被引:3,自引:3,他引:3  
徐阳  闵昊 《半导体学报》2000,21(6):597-601
利用 Z参数噪声网络等效电路的分析方法 ,得到了用器件 Z参数表示的微波双极晶体管噪声参数的表达式 ,通过对微波低噪声双极晶体管的高频参数进行测试和分析 ,并把器件的网络参数和物理参数相结合 ,来对器件的最小噪声系数进行计算和分析 .  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号