共查询到20条相似文献,搜索用时 62 毫秒
1.
2.
本文对直接数字频率合成芯片AD9954进行了介绍,对DDS率合成器的原理和设计方法进行了论述,然后从硬件和软件两部分对高分辨率快速跳频DDS基带频率源的设计进行了详细的介绍,对于基带频率合成器的设计具有一定的指导意义.本文设计的频率合成器的输出频率范围22MHz—37MHz,分辨率为5Hz. 相似文献
3.
在简要介绍跳频通信技术的发展概况及跳频源合成主要方法的基础上,针对目前普遍采用的DDS技术,详细分析了其输出频谱特性,并由此引出了基于DDS的跳频源设计方案,然后详细分析了设计原理、实现的可行性以及软件的设计和流程图,同时对主要芯片的性能指标及特点作了说明。此设计通过优化,提高了各项性能指标,对整体跳频通信收发机的性能有了很大的提升。 相似文献
4.
为实现雷达所需的高精度、高分辨率和高稳定度频率信号的要求,针对高性能频率合成芯片AD9959的性能特点,结合高性能锁相频率合成芯片ADF4110的优点,设计一种基于DDS+FPGA+PLL的雷达频率合成器。介绍了AD9959的主要功能特点,并对其内部结构进行说明,设计了频率合成器的硬件组成原理,利用SPI串行通信接口实现了与FPGA的通信控制,最后通过对系统相位噪声的计算,说明该设计达到了预期的目标。 相似文献
5.
6.
7.
单片机控制的直接数字频率合成器 总被引:5,自引:0,他引:5
直接数字频率合成是一种新的频率合成技术;它由相位累加器、只读存贮器、D/A转换器及低通滤波器组成。本文介绍了一种用中、大规模集成电路实现直接数字频率合成器的方法,该直接数字频率合成器用8031单片机作相位增量控制器,所需频率直接从键盘敲入,频率值同时在数码显示器上显示。 相似文献
8.
9.
10.
11.
12.
针对现存的智能抗干扰方法难以对抗高速跟踪干扰的问题,提出了一种主动的基于干扰利用的抗干扰方法。为了实现该方法,提出了一种增强型差分跳频(EDFH)框架,该框架在传统的通信信号传输的基础上增加了训练信号的发送和处理过程,并在接收端设计了针对用户信号与干扰信号的混合信号匹配滤波器(CMF)。仿真结果表明,该方法在对抗高速的跟踪干扰时表现出良好的性能,并且随着干扰信号速度和功率的增加,其通信性能也显著提升。 相似文献
13.
采用DDS PLL技术实现的L波段频率合成器 总被引:2,自引:0,他引:2
直接数字合成(DDS)是近年发展起来的一种新型合成技术,有频率分辨率高,转换时间短,相位噪声低等特点,与锁相合成技术(PLL)配合,可以设计出频带宽、分辨率高的频率合成器。本文介绍了一种DDS PLL的混合结构,实现了一个用于卫星数据采集系统中频发射单元载频源的频率合成器。 相似文献
14.
设计和实现了一种高分辨率、低相位噪声、可用于快速跳频的基于∑-Δ调制的小数分频宽频段跳频频率合成器。主工作频率范围为1 800 MHz~1 900 MHz,辅助工作频率范围为600 MHz~820MHz,在偏离主频10 kHz时相位噪声优于-80 dBc/Hz,非谐波杂散小于-60 dBc,频率分辨率小于100Hz,换频时间小于50μs,这种新型频率合成器简单实用、性价比高,有广阔的应用前景。 相似文献
15.
介绍用16位单片机对AD9854的控制,包括对AD9854外部电路的构建,对各个控制寄存器的设置,对幅度、相位、频率控制字的计算等等。并且还对具体的设置进行了举例说明,使得对AD9854的使用,更加的一目了然。 相似文献
16.
17.
18.
19.
为改善传统综合器在噪声影响下分频效果差的问题,设计了用于无线卫星通信网络系统的抑噪分频频率综合器。根据抑噪分频频率综合器总体架构,设计压控振荡器,并选用MAOC-114850芯片作为压控振荡器核心芯片,依据LC压控振荡器原理电路,将压控可变电抗元件插入输入频率原件中,控制输入控制电压和振动频率,通过改变电容器的充电速率,使产生的电流源在电压控制之内。选用MB506 直插/DIP8 超高频预分频器芯片作为预分频器的核心芯片,经过多次4分频操作定制数字电路。根据环路滤波器的片上集成设计要求,采用三阶无源环路滤波器,改善电阻与电容间的相位裕度,抑噪制声。增加控制模块,限定压控振荡器的最小振荡频率范围,根据晶振参考频率确定跳频间隔,并将结果保存到分频频率综合器中,由此完成抑噪分频频率综合器设计。实验结果表明,该综合器最高分频效率可达到98%,为无线卫星通信网络系统稳定运行提供保障 相似文献