首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 234 毫秒
1.
基于CPLD的高速脉冲信号采集系统设计   总被引:1,自引:0,他引:1  
介绍了一种基于CPLD(复杂可编程逻辑器件)的高速脉冲信号采集系统的设计与实现方案.该系统最大的特点是对离散脉冲信号的幅值进行采样,采样过程完全由CPLD控制,无需CPU干预.采用VHDL语言与模块化的设计思想设计了A/D采集控制模块、数据存储控制模块、微处理器接口模块,实现了多个串行ADC的同步脉冲采样与数据的实时存...  相似文献   

2.
针对捷联航姿系统高精度、小型化、高可靠性的发展需求,文中研究并实现了基于DSP+CPLD导航计算机的光纤航姿参考系统,在导航计算机设计中充分体现了DSP处理器实时解算和CPLD控制信号的双重优点.系统软件可实现加电BIT、磁罗差标定、CRC校验的存储器自检、捷联航姿解算和模糊自适应内阻尼卡尔曼滤波等功能.通过大量的试验验证了硬件的可靠性和算法的有效性.样机实验结果表明基于DSP和CPLD导航计算机的捷联惯性航姿系统性能稳定,满足系统的精度设计要求.  相似文献   

3.
A/D转换模块用于扩展CompactPCI计算机系统的数据采集功能;该模块通过CompactPCI总线与主机通讯,通过AD7612实现750ksps、16Bit的模拟/数字转换,完成数据采集功能;在设计上采用CPLD、FIFO和RAM实现多通道的自动扫描,提高了模块数据采集的智能化设计;采用磁隔离器件实现A/D转换的数据和控制信号的隔离,提高了数据采集的精度;该模块已经在产品上应用,性能稳定。  相似文献   

4.
主要介绍了一种基于DSP的数据压缩系统的硬件电路的实现过程,文章把整个硬件系统分成2个模块来介绍:数据采集模块以及DSP解算模块.数据采集模块采集前端信号在CPLD的控制下经过AD和FIFO把数据写入DSP解算模块,DSP接收到信号后,把数据进行压缩.每个模块从核心器件的选择、硬件电路的总体设计方案以及实现过程进行了介绍.实验表明该方案是行之有效的.  相似文献   

5.
提出了一种基于DSP及CPLD的掘进机控制系统设计方案,介绍了系统总体设计、CPLD数据采集模块及CPLD逻辑控制模块的设计。该系统采用CPLD实现数据采集,在AD采样环节节省DSP等待时间12μs,25路模拟信号每个采样周期节省300μs;采用CPLD代替标准逻辑器件实现各种逻辑功能,简化了硬件电路的设计,提高了控制系统集成度。实际应用表明,该系统能够满足掘进机正常生产的要求,具有较强的实时性和较高的可靠性。  相似文献   

6.
介绍了一种新型的,基于CPLD高速数据采集技术的超声波浓度检测仪的工作原理和硬件组成。在数据采集电路中采用了高速复杂可编程器件的CPLD技术,利用独特的逻辑分析方法,使计时精度达到10ns以下。在检测控制电路中用CPLD代替分立器件,采用信号0.2v作为有效信号,同时增加信号有效性判断,提高测量的可靠性。现场采集的数据可通过RS232串行口与微机进行通讯。  相似文献   

7.
刘思慧  陈华明  欧钢 《微处理机》2009,30(4):107-109
提出了一种使用复杂可编程逻辑器件(CPLD)实现ISA总线扩展异步串行通信接口的解决方案,分析了CPLD中各个模块的设计要点,着重介绍了数据接收模块和数据发送模块的工作流程.设计的接口扩展模块稳定可靠,实现了PC/104与单片机之间的异步串行通信,证明了方案的正确性.  相似文献   

8.
介绍一种高精度磁力计的数据采集模块,给出三路AD高精度数据采集系统的关键器件选型、数据采集系统设计、接口电路设计、软件设计以及系统性能分析。系统采用高精度∑-△ADC芯片AD7712,实现对磁力计探头信号的高精度采集,并将数据通过串口发送到上位机进行分析处理,得到符合磁力计设计指标的数据。  相似文献   

9.
介绍了一种基于USB总线的高速并行数据采集系统的设计方案及实现方法.系统每个采样通道模块均由一组独立的A/D和双端RAM组成,多个采样通道模块组成多通道全并行采集系统;采用Xilinx公司的复杂可编程逻辑器件(CPLD)XC95144XL为控制核心,CY7C68013为USB控制器,异步双端RAM为数据缓冲区,结合A/D采样模块组成三级流水线结构,使数据采集、数据缓冲、数据传输等操作并行执行,达到了高速、并行的数据采集和传输要求.详细描述了此设计方案的硬件和软件实现,实验表明该系统具有高速、实时、性价比高等特点.  相似文献   

10.
《电子技术应用》2016,(2):68-70
为了提升光伏阵列的输出效率,设计了一种以复杂可编程逻辑器件(CPLD)为核心,基于MSP430F169单片机的光伏数据采集系统。针对传统的数据采集方式速度慢、外围电路复杂、安全性低的问题,开发设计了基于CPLD的光伏发电数据采集系统,并且内部采用了先进的先入先出队列(FIFO)存储结构。通过RS232串口方式和无线模块方式与上位机通信传输。实验证明,本设计数据采集速度快、功耗低、传输稳定可靠。  相似文献   

11.
传统的非接触线阵电荷耦合器件(CCD)测量系统,在速度和精度上都无法满足现代测量的要求。提出了以数字信号处理器(DSP)作为信号处理器,以复杂可编程逻辑器件(CPLD)作为时序发生器,结合高速ADC和先进先出(FIFO)存储器的新测量方法。重点介绍了CPLD配合DSP进行高效、灵活的采集控制部分。实验表明:该系统高效、稳定。  相似文献   

12.
李鹏  李树广 《测控技术》2012,31(5):73-76
针对电气化铁路谐波的要求及其特点,提出了一种基于TMS320F2812双DSP、CPLD以及ADS8556的数据采集系统。整个系统以霍尔传感器和A/D转换器组成前向采集电路,并由CPLD控制A/D转换,其中一个DSP作为主控制器,负责对电网电压/电流及负载侧电流采样、FFT运算以及通过CAN总线接口得到的补偿指令信号传送给单片机产生SPWM信号进行逆变驱动,并将处理得到的数据存储在双口RAM中。另一个DSP作为从控制器从双口RAM中得到数据,实现相应的继电器自动投/切开关及人机交互等功能。本设计被成功应用于电气化铁路智能有源滤波器中,实验表明大大增加了DSP数据采集能力与处理速度,采样精度得到很大的提高,达到了改善谐波补偿效果的目标。  相似文献   

13.
针对加速度计输出信号微弱的特点,提出了一种基于TMS320F28335、CPLD以及AD7760的高精度数据采集系统设计.加速度计的输出信号经过信号调理电路后进入24位精度AD7760完成模数转换,DSPTMS320F28335作为主控制器,辅以CPLD完成对AD7760转换数据的读取操作,并将数据通过串口发送到上位机.详细介绍了系统的硬件电路设计,包括信号调理电路以及ADC、CPLD、DSP之间的接口电路设计,并介绍了系统的软件设计.实验结果表明,设计的数据采集系统能够完成微弱信号的数据采集任务.  相似文献   

14.
对基于PXI总线的A/D数据采集电路进行了结构划分、设计和实现。该数据采集模块主要通过PCI9052桥芯片将ISA插卡信号移植到CPCI总线上,作为PXI测试系统的一个功能模块,通过CPLD实时响应零槽控制器发出的触发信号。  相似文献   

15.
刘政  叶汉民 《自动化与仪表》2007,22(5):66-68,75
基于嵌入式系统中对图像实时采集的需要,提出了一种利用复杂可编程逻辑器件CPLD来设计DSP图像压缩系统中数据采集存储模块的方案,重点讨论了CPLD在数据采集过程中的工作流程和控制方法。全文详细分析了CPLD输入输出信号的逻辑控制时序关系,分别就模拟I2C总线、数据采集的逻辑功能设计、CPLD逻辑功能仿真验证等进行了详细介绍。  相似文献   

16.
传统的卷烟圆周测量装置在速度和精度上都无法满足现代测量的要求。为此提出了以DSP作为信号处理器,以CPLD作为时序发生器,结合高速ADC和FIFO的新测量方法。其中,重点介绍了CPLD配合DSP进行高效、灵活的采集控制部分。  相似文献   

17.
基于ADS8364的数据采集系统设计   总被引:9,自引:2,他引:7  
开发了基于DSP和ADS8364的数据采集处理系统。该系统主要由信号调理模块、A/D转换模块、DSP处理器模块、CPLD逻辑控制模块、Flash存储器模块和CAN总线通信模块组成。它能够在板卡上实现信号的采集、前端处理和存储,并能通过CAN总线与上位机通信,实现数据的存储、后端处理及在PC104上显示。  相似文献   

18.
基于ARM9的CMOS图像采集系统的设计与实现   总被引:2,自引:0,他引:2  
吴文忠 《微型机与应用》2011,30(13):83-87,91
采用32位ARM微处理器、CMOS图像传感器和CPLD为核心器件,设计实现面向机器视觉领域的CMOS图像采集系统,主要功能模块有SDRAM存储单元、图像采集单元、以太网传输模块、UART串口通信模块、Flash模块、电源模块等;与传统的"图像采集卡-PC-终端控制设备"模式的机器视觉系统相比,具有体积小、成本低、功耗低、实时性强、设计灵活等优点。实验测试结果表明,该图像采集系统硬件平台方案设计合理、可行,具有实际参考价值。该系统可应用于视频图像监控、图像自动检测、医疗及军事检测等场所,具有良好的应用前景。  相似文献   

19.
高精度MEMS传感器在弹载测试系统上的应用   总被引:2,自引:2,他引:0  
针对静态存储器掉电数据易丢失的缺点,提出了一种基于复杂可编程逻辑器件(CPLD)和闪存的弹载测试系统。该控制系统充分利用CPLD功能,采用VHDL语言和图形化编程方式,有效地实现了对A/D、静态存储器及闪存的时序控制,实现了对弹体飞行姿态(三轴加速度、三轴角速度及两路地)的分时采样、存储及数据的显示。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号