共查询到20条相似文献,搜索用时 93 毫秒
1.
实现Reed-Solomon码译码的新电路--在普通基上用"比特串行乘法电路"实现RS码译码 总被引:4,自引:0,他引:4
本文推出了在域GF(2m)上用于RS码译码的两种新电路:普通基"比特串行序列乘法电路"和"比特串行乘法累加电路",基本上以m个与门代替了两个任意元素相乘的复杂乘法器,使译码电路大大简化.作为一个应用实例,详细阐明了用它们构造的RS码纠删/纠错译码各步电路.这两种新电路对性能优良的RS码的使用和推广具有实用价值. 相似文献
2.
讨论卫星通信中的编码技术。根据卫星通信的特点与编码技术的主要作用,选用卷积码与RS码级连的方法来提高数据传输的质量与降低通信设备的成本。着重讨论RS码的编译码技术,在分析非系统RS码的过程中采用Blahut定理,获得一些新的结果。对有限域上的乘法,采用对偶基的概念使乘法器硬件实现非常容易,文中给出了求对偶基的算法。提出对著名的Berlekamp—Massey算法的改进。最后比较了系统RS码与非系统RS码译码的复杂性及其各自适用的场合。 相似文献
3.
4.
为了在400 Gb/s以太网物理编码子层(PCS)中实现高速纠错编码,设计了一种递推里德-所罗门(RS)编码电路。该电路通过组合递推因子、输入数据和寄存器数据,可以得到递推RS编码电路的结果。采用VCS+Verdi软件对传统RS编码电路、递推RS编码电路进行仿真,并使用Nangat e 45 nm开源工艺进行综合测试。仿真与测试结果表明:相较于并行RS(544, 514)编码电路,使用递推RS编码电路可以大幅度减少时间开销;32路递推RS(544, 514)编码电路的面积降低了68%,功耗降低了60%。 相似文献
5.
结合RS码编码框图,通过公式详细地解释了RS码的编码、纠错原理,同时介绍了移动多媒体广播(CMMB)技术中RS编码原理在其信道编码上的应用。 相似文献
6.
随着现代通信技术的发展,数字通信在编码方式上做出了重新规划。其中编码类型有:线性分组码、卷积码、RS码及交织码,笔者在此进行了详细分析,以便于提供可参考性的依据。 相似文献
7.
8.
RS码是一种对随机和突发差错具有良好纠错能力的多进制信道编码。文中介绍了RS码编码和BM迭代译码的原理,推导了在程序实现时关键步骤的迭代表达式,并采用C语言实现了构造伽罗华域、RS码生成多项式、RS码编码和BM迭代译码算法。程序可通过配置RS码码长、信息位长等参数完成对多种RS码的编译码,适用于包含多种RS系统码及截短码通信系统的编译码,具有工程应用价值。 相似文献
9.
10.
11.
12.
里德-索罗门(RS)编码是一类具有很强纠错能力的多进制BCH编码,它不但可以纠正随机错误,也能纠正突发错误。首先介绍了伽罗华域加法器和乘法器的设计,然后详细地阐述了RS(63,45)编译码器各模块的设计原理。对编译码器各模块先用Matlab进行设计,验证设计的正确性,再对译码器模块进行纠错性能测试。时序仿真结果表明,该译码器能实现最大的纠错能力。设计的编译码器能运用到实际的无线通信系统中去。 相似文献
13.
基于FPGA的RS编码器的设计与实现 总被引:2,自引:0,他引:2
RS码是线性分组码中一种典型的纠错码,既能纠正随机错误,也能纠正突发错误.在现代通信领域越来越受到重视.文中介绍基于FleA使用Verilog-HDL语言的RS(15,9)编码器的设计方法,并在QuartusII 5.0软件环境下进行了功能仿真,仿真结果与理论分析相一致,该设计方法对实现任意长度的RS编码有重要参考价值. 相似文献
14.
在差错控制域中RS(255,223)码是一种性能优异的线性分组循环码,具有很强的随机错误和突发错误的纠错能力.设计中运用FPGA技术,使用Verlog HDL硬件设计语言实现高级在轨系统(AOS)中的RS译码器,着重介绍了RS译码器中改进结构的关键方程求解算法(uiBM),与目前广泛使用的无逆Berlekamp-Mas... 相似文献
15.
引入了RS码作为大气光通信的信道编码,讨论了在高斯信道和弱湍流信道下,基于PPM调制和RS编码大气光通信系统的性能,仿真比较了未编码与编码系统的差错性能,仿真结果表明,在相同的差错性能条件下,编码增益提高2~3 dB,在高斯信道中的差错性能优于弱湍流信道. 相似文献
16.
RS码作为一种具有很强纠错能力的BCH码,同时它更是一类最强大并被广泛使用的前向纠错码.针对常用RS解码实现出现的延时及资源占用较大的问题,本设计采用改进的能够有效避免除法回路的BM算法实现RS解码中的关键方程求解,在研究改进BM算法基础上,增加不大的资源占用的同时,有效提高其处理速度. 相似文献
17.
18.
19.
地空数传系统终端的开发应用 总被引:3,自引:0,他引:3
针对地空数传系统终端的设计、应用、介绍了RS编译码的原理,给出了用FPGA实现帧同步头产生、帧同步头检测的方法,以及采用FPGA和RS编译码片L6471X实现数据链纠错编码、译码的方法,然后对测试结果进行了分析。 相似文献
20.
Reed-Solomon编译码器的设计与FPGA实现 总被引:1,自引:0,他引:1
RS(Reed-Solomon)码是一类重要的线性分组码,具有很强的纠错能力,被广泛地应用于各种现代通信系统中。译码器采用修正的欧几里德算法(MEA),并在实现中使用一种新的伽罗华域乘法器,从而降低RS码编译码硬件实现的复杂度。并利用VerilogHDL语言实现了RS(255,249)码的编译码器各个模块的功能。 相似文献